SlideShare una empresa de Scribd logo
1 de 156
Descargar para leer sin conexión
Tema 5:
                        Álgebra de Boole
                       Funciones Lógicas

                       Escuela Politécnica Superior
                          Ingeniería Informática
                     Universidad Autónoma de Madrid




Escuela Politécnica Superior                          1
Álgebra de Boole. Funciones Lógicas
O                                                   TEMA 5: ÁLGEBRA DE
B       Conocer el Álgebra de Boole, sus              BOOLE. FUNCIONES
                                                      LÓGICAS
J       teoremas y las funciones lógicas            5.1 Variables Lógicas
E                                                       Variables y funciones lógicas.
T                                                       Teoremas del álgebra
                                                        booleana.
I       Comprender su aplicación a los                  Funciones lógicas básicas.
V       circuitos digitales                         5.2 Funciones Lógicas
O                                                       Forma canónica de una
                                                        función lógica. Maxterms y
S                                                       Minterms.
                                                        Simplificación de funciones.
Bibliografía Tema 5:                                    Diagramas de Karnaugh.
- Fundamentos de Sistemas Digitales. T. L. FLOYD.
  (Prentice Hall, 2000). Caps. 1, 3 y 4.


      Escuela Politécnica Superior                                                     2
Magnitudes Analógicas y Digitales
- Los circuitos electrónicos se dividen en dos categorías: digitales y
  analógicos.
- La electrónica digital utiliza magnitudes digitales que toman valores
  discretos.
- La electrónica analógica emplea magnitudes analógicas que toman valores
  continuos.
- En las aplicaciones electrónicas, los datos digitales se pueden procesar de
  forma más fiable que los datos analógicos. Cuando es necesario su
  almacenamiento, el ruido (fluctuaciones de tensión no deseadas) no afecta
  a las señales digitales tanto como a las señales analógicas.




    Gráfica de una función analógica (temperatura en   Representación de los valores muestreados (cuantificación) de
                  función del tiempo)                  la magnitud analógica temperatura. Cada valor representado por
                                                       un punto puede digitalizarse, representándolo como un código
                                                       digital que consta de una serie de 1s y 0s.
          Escuela Politécnica Superior                                                                            3
Señales Digitales
- La información binaria que manejan los sistemas digitales aparece
  en forma de señales digitales que representan secuencias de bits.
- Cuando la señal está a nivel ALTO, se representa con 1 binario,
  mientras que si la señal está a nivel BAJO, lo indica un 0 binario.
- Cada bit dentro de una secuencia ocupa un intervalo de tiempo
  definido denominado periodo del bit.
- En los sistemas digitales, todas las señales se sincronizan con una
  señal de temporización básica de reloj.
- El reloj es una señal periódica en la que cada intervalo entre
  impulsos (el periodo) equivale a la duración de 1 bit.
                Ejemplo de una señal de reloj sincronizada con la señal A




     Escuela Politécnica Superior                                           4
Variables y Funciones Lógicas
•   Variable Lógica
    - Representa un suceso o magnitud que toma valores entre dos
      posibles.
    - Los dos valores son excluyentes entre ellos.
    - Los dos valores se expresan mediante proposiciones.
    - Las proposiciones se pueden clasificar como verdaderas o como
      falsas.
•   Funciones Lógicas
    - Cuando se combinan proposiciones se forman funciones lógicas o
      proposiciones lógicas.
    - Por ejemplo: “si la bombilla no está fundida y el interruptor está
      dado, la luz está encendida”.
    - Las dos primeras proposiciones son las condiciones de las que
      depende la proposición “la luz está encendida”. Ésta es cierta
      sólo si las dos primeras lo son.
    - Por tanto, una función lógica calcula el valor de una variable
      (dependiente) a partir de otra u otras variables (independientes).
       Escuela Politécnica Superior                                        5
Variables y Funciones Lógicas
•   Álgebra de Boole
    - Hacia 1850, el matemático y lógico irlandés George Boole (1851-
      1864), desarrolló un sistema matemático para formular proposiciones
      lógicas con símbolos, de manera que los problemas pueden ser
      escritos y resueltos de una forma similar al álgebra tradicional.
    - El Álgebra de Boole se aplica en el análisis y el diseño de los
      sistemas digitales.
    - Una variable booleana es cualquier símbolo que en un instante
      determinado sólo puede tomar uno de dos valores: 0 y 1.
    - Existen varios tipos de circuitos lógicos que se utilizan para
      implementar funciones lógicas u operaciones lógicas. Estos circuitos
      son los elementos básicos que constituyen los bloques sobre los que se
      construyen sistemas digitales más complejos, como por ejemplo una
      computadora.



          Escuela Politécnica Superior                                    6
Operaciones Lógicas
•   Funciones Lógicas
    - Las operaciones lógicas pueden representarse a través de símbolos
      gráficos y de tablas de verdad.
                             Símbolos de las operaciones lógicas básicas




    - Las líneas conectadas a la izquierda de cada símbolo son las
      entradas (input) y las líneas a la derecha son las salidas (output).
       Tablas de verdad de las operaciones lógicas básicas
                                                                     - El funcionamiento de las
      A    X         A     B       X         A      B           X      puertas, operaciones y
      1    0                                 0      0           0
                                                                       funciones lógicas se
                     0     0       0
                                                                       describe con las tablas
      0    1         0     1       0         0      1           1      de verdad.
                     1     0       0         1      0           1
                     1     1       1         1      1           1    - Son representaciones
          NOT       AND con dos entradas y   OR con dos entradas y     tabulares que especifican
                          una salida               una salida          la salida de la puerta o
                                                                       función lógica para todas
          Escuela Politécnica Superior                                 las posibles combinaciones7
                                                                       de entradas.
Operaciones Lógicas
•   Puertas Lógicas
    - Puertas Lógicas: circuitos que aceptan valores lógicos a la entrada
      y producen valores lógicos a la salida. Un circuito que realiza una
      operación lógica determinada (NOT, AND, OR) se llama puerta
      lógica.
    - Lógica Combinatoria: cuando en un circuito lógico el estado de las
      salidas depende sólo del estado de las entradas, es decir
      combinaciones de diferentes valores lógicos a la entrada de un
      circuito lógico hacen que aparezcan distintos valores lógicos a la
      salida. En este curso se tratará la Lógica Combinatoria.
    - Lógica Secuencial: si el estado de la salida depende del estado de
      las entradas y también del estado anterior del circuito. Esta lógica
      no se tratará en este curso.




         Escuela Politécnica Superior                                    8
Puertas Lógicas

•   Puerta Amplificador
•   Puerta NOT o Inversor
•   Puerta AND
•   Puerta OR
•   Puerta NAND
•   Puerta NOR
•   Puerta XOR
•   Puerta XNOR
     Escuela Politécnica Superior             9
Puerta Amplificador
• Realiza la operación denominada amplificación.

• Mantiene un nivel lógico de una entrada (A) en la salida (X).

• En términos de bits mantiene:

   - Un 1 por un 1.

   - Un 0 por un 0.

• Se utiliza para retrasar la transmisión de una señal lógica y para
  distribuir la señal de salida a más componentes que la señal original.

• Símbolo lógico estándar:
                                      A     X

       Escuela Politécnica Superior                                        10
Puerta Amplificador
•   Tabla de verdad:

                                       A       X

                                       1           1
                                       0           0


•   Ecuación Lógica:

                                           X = A

        Escuela Politécnica Superior                   11
Puerta NOT o Inversor

• Realiza la operación denominada inversión o
  complementación.
• Cambia el nivel lógico al nivel opuesto.
• En términos de bits cambia:
  – Un 1 por un 0.
  – Un 0 por un 1.




   Escuela Politécnica Superior                 12
Puerta NOT: Símbolo y Funcionamiento

• Símbolo lógico estándar:



• Funcionamiento:
   – Cuando la entrada está a nivel BAJO, la salida está a nivel ALTO.
   – Cuando la entrada está a nivel ALTO, la salida está a nivel BAJO.




    Escuela Politécnica Superior                                         13
Puerta NOT: Tabla de Verdad y
            Diagrama de Tiempos
• Tabla de verdad:
                              Entrada A   Salida
                                   0          1
                                   1         0

• Diagrama de tiempos:
   – Una gráfica que representa de forma precisa las relaciones de dos o más
     formas de onda en función del tiempo.




    Escuela Politécnica Superior                                               14
Puerta NOT: Ecuación Lógica

• En el álgebra booleana, una variable se designa
  mediante una letra.
• Las variables pueden tomar dos valores: 1 y 0.
• El complemento de una variable se designa
  mediante una barra encima de la letra.
• Si una variable dada es 1, su complemento es 0,
  y viceversa
• Ecuación lógica:
                                  X=

   Escuela Politécnica Superior                     15
Puerta NOT: Ejemplo de Aplicación

• Un circuito que genera el complemento a 1 de
  un número binario de 8 bits:
  – Los bits del número binario se aplican a las entradas del
    inversor.
  – El complemento a 1 del número se presenta en las salidas.




   Escuela Politécnica Superior                                 16
Puerta AND

• La puerta AND es una de las puertas básicas
  con la que se construyen todas las funciones
  lógicas.
• Tiene dos o más entradas y una única salida.
• Realiza la operación que se conoce como
  multiplicación lógica.
• Símbolo lógico estándar:


   Escuela Politécnica Superior                  17
Puerta AND: Funcionamiento
• En una puerta AND de dos entradas:
  – La salida AB es un nivel ALTO si A y B están a nivel
    ALTO.
  – La salida AB es un nivel BAJO si:
      • A es un nivel BAJO
      • B es un nivel BAJO o
      • si A y B están a nivel BAJO




   Escuela Politécnica Superior                            18
Puerta AND: Tabla de Verdad


• Tabla de verdad:

             Entrada A            Entrada B   Salida X=AB
                 0                    0             0
                 0                    1             0
                 1                    0             0
                 1                    1             1


   Escuela Politécnica Superior                             19
Puerta AND: Diagrama de Tiempos

• Diagrama de tiempos:

                                  A
                                  B   X




   Escuela Politécnica Superior           20
Puerta AND: Ecuación Lógica
• La ecuación lógica AND de dos variables se representa:
   – Colocando un punto entre las dos variables: A·B
   – Escribiendo las letras juntas sin el punto: AB

• La multiplicación booleana sigue las mismas reglas básicas que la
  multiplicación binaria:
                                        0·0 = 0
                                        0·1 = 0
                                        1·0 = 0
                                        1·1 = 1

• Ecuación lógica o expresión booleana:
                               X = AB             X = A·B


     Escuela Politécnica Superior                                     21
Puerta AND: Múltiples Entradas

• Se utilizan nuevas letras para cada variable de
  entrada.




   Escuela Politécnica Superior                     22
Puerta AND: Ejemplo de Aplicación

• Un sistema de alarma para el cinturón de
  seguridad:
  – Si el interruptor de puesta en marcha está activado y el
    cinturón está desabrochado, durante 30 segundos:
      • Se produce una alarma audible.




   Escuela Politécnica Superior                                23
Puerta OR

• Es otra de las puertas básicas con las que se
  construyen todas las funciones lógicas.
• Tiene dos o más entradas y una única salida.
• Realiza la operación que se conoce como suma
  lógica.
• Símbolo lógico estándar:



   Escuela Politécnica Superior                   24
Puerta OR: Funcionamiento

• En una puerta OR de dos entradas:
  – La salida es un nivel ALTO si cualquiera de las entradas, A o
    B, o ambas, están a nivel ALTO.
  – La salida es un nivel BAJO si ambas entradas, A y B, están a
    nivel BAJO.




   Escuela Politécnica Superior                                     25
Puerta OR: Tabla de Verdad

• Tabla de verdad:


            Entrada A             Entrada B   Salida X=A+B
                0                     0              0
                0                     1              1
                1                     0              1
                1                     1              1


   Escuela Politécnica Superior                              26
Puerta OR: Diagrama de Tiempos

• Diagrama de tiempos:




   Escuela Politécnica Superior       27
Puerta OR: Ecuación Lógica
• La ecuación lógica OR de dos variables se representa:
   – Colocando un + entre las dos variables: A+B


• La suma booleana es similar a la suma binaria, con la
  excepción de que no existe acarreo:
                                   0+0=0
                                   0+1=1
                                   1+0=1
                                   1+1=1
• Ecuación lógica o expresión booleana:
                                   X = A+B


    Escuela Politécnica Superior                          28
Puerta OR: Múltiples Entradas

• Se utilizan nuevas letras para cada variable de
  entrada.


                                           X=A+B+C+D




   Escuela Politécnica Superior                        29
Puerta OR: Ejemplo de Aplicación

• Sistema de alarma y detección de intrusión.
• Genera una alarma cuando la puerta o las
  ventanas están abiertas.




   Escuela Politécnica Superior                 30
Puerta NAND

• Es un elemento lógico popular debido a que se
  puede utilizar como puerta universal:
  – Se pueden combinar para implementar las operaciones de las
    puertas AND, OR y del Inversor.
• El término NAND es una contracción de NOT-
  AND e implica:
  – Una función AND con la salida complementada (negada).
• Símbolo lógico estándar:

   Escuela Politécnica Superior                                  31
Puerta NAND: Funcionamiento
• En una puerta NAND de dos entradas:
  – La salida es un nivel BAJO, si las entradas A y B están a
    nivel ALTO.
  – La salida es un nivel ALTO, si A o B están a nivel BAJO o
    si ambas, A y B, están a nivel BAJO.
• Es la operación opuesta a la operación lógica
  AND.




   Escuela Politécnica Superior                                 32
Puerta NAND: Tabla de Verdad

• Tabla de verdad:


            Entrada A             Entrada B   Salida X
                0                     0           1
                0                     1           1
                1                     0           1
                1                     1           0


   Escuela Politécnica Superior                          33
Puerta NAND: Diagrama de Tiempos

• Diagrama de tiempos:




   Escuela Politécnica Superior      34
Puerta NAND: Equivalencia con Negativa-OR

• Se puede usar para realizar la operación OR que
  requiere una o más entradas a nivel BAJO, para
  generar una salida a nivel ALTO.
• Este modo de operación se denomina Negativa-OR.
• El término negativa significa que las entradas se
  definen para que su estado activo o verdadero sea
  un nivel BAJO.



   Escuela Politécnica Superior                       35
Puerta NAND: Ecuación Lógica
• La ecuación lógica NAND de dos variables se representa:
   – Las dos variables de entrada, A y B, se multiplican (AND) primero y luego se
     complementan AB.

• La operación booleana que se obtiene sería:

                                    0·0 = 0 = 1
                                    0·1 = 0 = 1
                                    1·0 = 0 = 1
                                    1·1 = 1 = 0
• Ecuación lógica:
                             X = AB           X = A .B


     Escuela Politécnica Superior                                                   36
Puerta NAND: Ejemplo de Aplicación

• Un emisor de luz (LED) permanece encendido
  mientras el nivel de dos tanques sea superior a
  un 25%




   Escuela Politécnica Superior                     37
Puerta NOR

• Al igual que la puerta NAND, es un elemento lógico útil
  porque también se puede emplear como puerta
  universal:
   – Se pueden usar combinadas para implementar las operaciones AND, OR
     y del Inversor.
• El término NOR es una contracción de NOT-OR e
  implica:
   – Una función OR con la salida complementada (negada).
• Símbolo lógico estándar:


    Escuela Politécnica Superior                                          38
Puerta NOR: Funcionamiento
• En una puerta NOR de dos entradas:
  – La salida es un nivel BAJO, si cualquiera de sus entradas A o
    B está a nivel ALTO, o si ambas entradas A y B están a nivel
    ALTO.
  – La salida es un nivel ALTO, si A y B están a nivel BAJO.
• Es la operación opuesta a la operación lógica
  OR.




   Escuela Politécnica Superior                                     39
Puerta NOR: Tabla de Verdad

• Tabla de verdad:


            Entrada A             Entrada B   Salida X
                0                     0           1
                0                     1           0
                1                     0           0
                1                     1           0


   Escuela Politécnica Superior                          40
Puerta NOR: Diagrama de Tiempos

• Diagrama de tiempos:




   Escuela Politécnica Superior      41
Puerta NOR: Equivalencia con Negativa-AND

• Se puede usar para realizar la operación AND
  cuyas entradas están a nivel BAJO y generan
  una salida a nivel ALTO.
• Este modo de operación se denomina Negativa-
  AND.




   Escuela Politécnica Superior                  42
Puerta NOR: Ecuación Lógica
• La ecuación lógica NOR de dos variables se representa:
   – Las dos variables de entrada, A y B, primero se suman (OR) y luego se
     complementan: A+B.

• La operación booleana que se obtiene sería:

                                   0+0 = 0 = 1
                                   0+1 = 1 = 0
                                   1+0 = 1 = 0
                                   1+1 = 1 = 0
• Ecuación lógica:
                                    X = A+B

    Escuela Politécnica Superior                                             43
Puerta NOR: Ejemplo de Aplicación

• Controlar que los trenes de aterrizaje de un avión se
  encuentran desplegados.
• Cuando un tren de aterrizaje se extiende, el sensor
  correspondiente genera una tensión a nivel BAJO.
• Una salida a nivel ALTO enciende el LED verde.
• Una salida a BAJO nivel enciende el LED rojo.




    Escuela Politécnica Superior                          44
Puertas XOR y XNOR

• Las puertas OR-exclusiva (XOR) y NOR-
  exclusiva (XNOR) se forman mediante la
  combinación de otras puertas ya vistas.
• Debido a su importancia fundamental en
  muchas aplicaciones, estas puertas se tratan
  como elementos lógicos básicos con su propio
  símbolo único.



   Escuela Politécnica Superior                  45
Puerta XOR

• La puerta XOR tiene sólo dos entradas.
• Símbolo lógico estándar:




   Escuela Politécnica Superior                46
Puerta XOR: Funcionamiento
• La salida es un nivel ALTO si:
  – la entrada A está a nivel BAJO y la entrada B está a nivel
    ALTO o
  – si la entrada A está a nivel ALTO y la entrada B está a nivel
    BAJO.
• La salida es un nivel BAJO si tanto A como B
  están ambas a nivel ALTO o BAJO.




   Escuela Politécnica Superior                                     47
Puerta XOR: Tabla de Verdad

• Tabla de verdad:


            Entrada A             Entrada B   Salida X
                0                     0           0
                0                     1           1
                1                     0           1
                1                     1           0


   Escuela Politécnica Superior                          48
Puerta XOR: Diagrama de Tiempos

• Diagrama de tiempos:




    Escuela Politécnica Superior      49
Puerta XOR: Ejemplo de Aplicación

• Se puede utilizar como sumador de dos bits.




   Escuela Politécnica Superior                 50
Puerta XOR: Equivalencia

• Se puede sustituir por la combinación de
  puertas AND, OR y NOT.

• Ecuación lógica equivalente:

    A       B = AB + AB


   Escuela Politécnica Superior              51
Puerta XNOR

• La puerta XNOR, al igual que la XOR, sólo tiene
  dos entradas.
• Símbolo lógico estándar:




   Escuela Politécnica Superior                     52
Puerta XNOR: Funcionamiento
• La salida es un nivel BAJO si:
   – la entrada A está a nivel BAJO y la entrada B está a nivel ALTO o
   – si la entrada A está a nivel ALTO y la entrada B está a nivel BAJO.
• La salida es un nivel ALTO, si tanto A como B están
  ambas a nivel ALTO o BAJO.
• Es la operación opuesta a la operación lógica XOR.




    Escuela Politécnica Superior                                           53
Puerta XNOR: Tabla de Verdad

• Tabla de verdad:


            Entrada A             Entrada B   Salida X
                0                     0           1
                0                     1           0
                1                     0           0
                1                     1           1


   Escuela Politécnica Superior                          54
Puerta XNOR: Diagrama de Tiempos

• Diagrama de tiempos:




    Escuela Politécnica Superior      55
Puertas Lógicas Integradas

• Existen varias tecnologías de circuitos integrados
  digitales que se usan para implementar las puertas
  lógicas básicas.
• Las más extendidas:
   – CMOS
   – TTL
• Para aplicaciones más especializadas:
   – ECL
• La función de las puertas lógicas básicas es la misma
  independientemente de la tecnología de circuitos
  integrados que se utilice.

    Escuela Politécnica Superior                          56
Puertas Lógicas Integradas:
                 Características
• CMOS (Complementary Metal-Oxide
  Semiconductor) se implementa con un tipo de
  transistor de efecto de campo.
• TTL (Transistor-Transistor Logic) se
  implementa mediante transistores bipolares.
• ECL (Emitter-Coupled Logic) también se
  implementa mediante la tecnología bipolar.


   Escuela Politécnica Superior                 57
Puertas Lógicas Integradas: CMOS y TTL

• CMOS y TTL sólo difieren en el tipo de componentes
  de circuito y los valores de los parámetros, y no en las
  operaciones lógicas básicas.
• Una puerta AND CMOS realiza la misma operación
  lógica que una puerta AND TTL.
• La diferencia entre ambas se encuentra en las
  características de funcionamiento, tales como:
   – La velocidad de conmutación (retardo de propagación).
   – La disipación de potencia.
   – La inmunidad al ruido.

    Escuela Politécnica Superior                             58
CMOS

• Es la tecnología utilizada en los circuitos de
  gran escala de integración y
  microprocesadores.
• Es la más popular en la actualidad.
• Su mayor ventaja reside en ofrecer mucha
  menor disipación de potencia.




   Escuela Politécnica Superior                    59
TTL

• Es una tecnología de circuitos integrados muy
  popular.
• Su mayor ventaja reside en las grandes
  velocidades de conmutación.
• También ofrece una enorme variedad de
  dispositivos.




   Escuela Politécnica Superior                   60
Tipos de Puertas Lógicas Integradas
• Todas las operaciones lógicas básicas: NOT, AND, OR, NAND, NOR y
  XOR están disponibles en las tecnologías de circuitos integrados.
• Los tipos de configuraciones de puerta normalmente disponibles en los
  circuitos integrados se indican mediante los dos o tres dígitos finales
  de la designación de la serie. Por ejemplo 74LS04 es un circuito
  integrado inversor séxtuple Schottky, de baja potencia de la serie
  básica TTL.
• Algunas configuraciones de puertas lógicas habituales y sus dígitos de
  identificación estándar son:
  -   Cuádruple NAND de dos entradas: 00   -   Doble NAND de cuatro entradas: 20
  -   Cuádruple NOR de dos entradas: 02    -   Doble AND de cuatro entradas: 21
  -   Inversor séxtuple: 04                -   Triple NOR de tres entradas: 27
  -   Cuádruple AND de dos entradas: 08    -   NAND de ocho entradas: 30
  -   Triple NAND de tres entradas: 10     -   Cuádruple OR de dos entradas: 32
  -   Triple AND de tres entradas: 11      -   Cuádruple XOR de dos entradas: 86
                                           -   NAND única de trece entradas: 133

          Escuela Politécnica Superior                                        61
Tipos de Puertas Lógicas Integradas
Diagramas de configuración de los pines para algunas de las configuraciones de
                      puertas integradas más comunes




    Escuela Politécnica Superior                                                 62
Tipos de Puertas Lógicas Integradas
Encapsulados típicos DIP y SOIC con sus dimensiones básicas y la numeración de
                                  los pines




   Escuela Politécnica Superior                                                  63
Álgebra de Boole

• El Álgebra de Boole es una forma muy adecuada
  para expresar y analizar las operaciones de los
  circuitos lógicos.
• Se puede considerar las matemáticas de los
  sistemas digitales.
• Operaciones básicas:
  – Adición booleana.
  – Multiplicación booleana.

   Escuela Politécnica Superior                     64
Adición Booleana

• La suma booleana es equivalente a la operación
  OR:
  – Un término suma es igual a 1 cuando uno o más de sus
    literales es un 1.
  – Un término suma es igual a 0 si y sólo si cada uno de sus
    literales es 0.




   Escuela Politécnica Superior                                 65
Multiplicación Booleana

• La multiplicación booleana es equivalente a la
  operación AND:
  – Un término producto es igual a 1 si y sólo si cada uno de sus
    literales es un 1.
  – Un término producto es igual a 0 si uno o más de sus literales
    es 0.




   Escuela Politécnica Superior                                      66
Leyes Básicas del Álgebra de Boole

• Leyes básicas del Álgebra de Boole:
  – Leyes conmutativas de la suma y multiplicación.
  – Leyes asociativas de la suma y multiplicación.
  – Ley distributiva.
• Son las mismas que las del álgebra ordinaria.




   Escuela Politécnica Superior                       67
Leyes Conmutativas

• El orden en que se aplica a las variables la
  operación OR es indiferente:
       Ley conmutativa de la suma para dos variables
  A+B = B+A

• El orden en que se aplica a las variables la
  operación AND es indiferente:
   Ley conmutativa de la multiplicación para dos variables

  AB = BA
    Escuela Politécnica Superior                             68
Leyes Asociativas

• Al aplicar la operación OR a más de dos variables, el
  resultado es el mismo independientemente de la forma
  en que se agrupen las variables:
        Ley asociativa de la suma para tres variables
  A + (B + C) = (A + B) + C

• Al aplicar la operación AND a más de dos variables, el
  resultado es el mismo independientemente de la forma
  en que se agrupen las variables:
   Ley asociativa de la multiplicación para tres variables
  A(BC) = (AB)C

    Escuela Politécnica Superior                             69
Ley Distributiva

• Aplicar la operación OR a dos o más variables y luego
  aplicar la operación AND al resultado de la operación y
  a otra variable aislada, es equivalente a aplicar la
  operación AND a la variable aislada con cada uno de los
  sumandos y luego aplicar la operación OR a los
  productos resultantes.
• Esta ley también expresa el proceso de sacar factor
  común, en el que la variable común se saca como factor
  de los productos parciales.
               Ley distributiva para tres variables
  A(B + C) = AB + AC

    Escuela Politécnica Superior                            70
Reglas Básicas del Álgebra de Boole

 • Muy útiles para la manipulación y simplificación
   de expresiones booleanas.

1.   A+0=A               5.   A+A=A                9. A = A
2.   A+1=1               6.   A+A=1                10. A + AB = A
3.   A·0=0               7.   A·A=A                11. A + AB = A + B
4.   A·1=A               8.   A·A=0                12. (A + B)(A + C) = A + BC

     A, B, o C pueden representar una única variable o una combinación de variables.

        Escuela Politécnica Superior                                                   71
Reglas del Álgebra de Boole:
                 Demostraciones (I)
1.   A+0=A                          X=0




2. A + 1 = 1                        X=1




3. A · 0 = 0                        X=0




4. A · 1 = A

5. A + A = A

     Escuela Politécnica Superior          72
Reglas del Álgebra de Boole:
              Demostraciones (II)
6. A + A = 1

7. A · A = A

8. A · A = 0                      X=0




9. A = A

   Escuela Politécnica Superior          73
Reglas del Álgebra de Boole:
              Demostraciones (III)
10. A + AB = A

   A + AB = A (1 + B) Sacar factor común A (ley distributiva)
          =A·1        Regla 2: (1 + B) = 1
          =A          Regla 4: A · 1 = A




   Escuela Politécnica Superior                                 74
Reglas del Álgebra de Boole:
              Demostraciones (IV)
11. A + AB = A + B

   A + AB = (A + AB) + AB         Regla 10: A = A + AB
          = A + (A + A) B         Sacar factor común
          =A+1·B                  Regla 6: A + A = 1
          =A+B                    Regla 4: A · 1 = A



   Escuela Politécnica Superior                          75
Reglas del Álgebra de Boole:
               Demostraciones (V)
12. (A + B)(A + C) = A + BC

   (A + B)(A + C) = AA + AC + AB + BC   Ley distributiva
                  = A + AC + AB + BC    Regla 7: AA = A
                  = A + BC              Regla 10: A + AB = A
                                        (aplicada 2 veces)




   Escuela Politécnica Superior                                76
Teoremas de DeMorgan

• DeMorgan propuso dos teoremas que
  constituyen una parte muy importante del
  Álgebra de Boole.
• Estos teoremas nos demuestran la equivalencia
  entre:
  – Las puertas NAND y Negativa-OR
  – Las puertas NOR y Negativa-AND



   Escuela Politécnica Superior                   77
Primer Teorema de DeMorgan

• El complemento de un producto de variables es igual a
  la suma de los complementos de las variables.
• De forma equivalente:
   – El complemento de dos o más variables a las que se aplica la operación
     AND es equivalente a aplicar la operación OR a los complementos de
     cada variable.
• Fórmula para expresar el teorema para dos variables:
                        XY = X + Y
• Puerta equivalente y tabla de verdad:


    Escuela Politécnica Superior                                              78
Segundo Teorema de DeMorgan

• El complemento de una suma de variables es igual al
  producto de los complementos de las variables.
• De forma equivalente:
   – El complemento de dos o más variables a las que se aplica la operación
     OR es equivalente a aplicar la operación AND a los complementos de
     cada variable.
• Fórmula para expresar el teorema para dos variables:
                       X+Y=XY
• Puerta equivalente y tabla de verdad:


    Escuela Politécnica Superior                                              79
Teoremas de DeMorgan para Más de Dos
              Variables
• Los Teoremas de DeMorgan se aplican también
  a expresiones en las que existen más de dos
  variables:

                             XYZ = X + Y + Z

                             X + Y + Z = XYZ


   Escuela Politécnica Superior                 80
Aplicación de las Leyes y Reglas del Álgebra
    de Boole y de los Teoremas de DeMorgan
- Solución:                  A + BC + D (E + F)
 Paso 1. Identificar los términos a los que se puede aplicar los teoremas de DeMorgan y
 considerar cada término como una única variable. Definimos:


 Paso 2. Dado que

 Paso 3. Utilizar la regla 9 (A = A) para eliminar la barra doble sobre el término de la
 izquierda (esta parte no tiene que ver con los teoremas de DeMorgan):


 Paso 4. En el término de la derecha definimos



 Paso 5. Como

 Paso 6. Utilizando la regla 9 A = A para eliminar la barra doble del termino E + F

      Escuela Politécnica Superior                                                         81
Análisis Booleano de los Circuitos Lógicos

• El Álgebra de Boole proporciona una manera concisa de
  expresar el funcionamiento de un circuito lógico
  formado por una combinación de puertas lógicas, de tal
  forma que la salida puede determinarse por la
  combinación de los valores de entrada.
• Para obtener la expresión booleana de un determinado
  circuito lógico, la manera de proceder consiste en:
   – Comenzar con las entradas situadas más a la izquierda.
   – Ir avanzando hasta las líneas de salida, escribiendo la expresión para cada
     puerta.


    Escuela Politécnica Superior                                                   82
Expresión Booleana de un Circuito Lógico



                                                       A (B + CD)


• La expresión de la puerta AND situada más a la izquierda cuyas
  entradas son C y D es CD.
• La salida de la puerta AND situada más a la izquierda es una de las
  entradas de la puerta OR y B es su otra entrada. Por tanto, la
  expresión para la puerta OR es B + CD.
• La salida de la puerta OR es una de las entradas de la puerta AND
  situada más a la derecha, siendo A su otra entrada. Por lo tanto la
  expresión de esta puerta AND será A (B + CD)
     Escuela Politécnica Superior                                       83
Elaboración de la Tabla de Verdad de un
             Circuito Lógico
• Una vez determinada la expresión booleana de
  un circuito dado, puede desarrollarse una tabla
  de verdad que represente la salida del circuito
  lógico para todos los valores posibles de las
  variables de entrada.
• Esto requiere que se evalúe la expresión
  booleana para todas las posibles combinaciones
  de valores de las variables de entrada.

   Escuela Politécnica Superior                     84
Evaluación de una Expresión (I)

• En el caso de la expresión A(B + CD) hay cuatro
  variables de entrada (A, B, C y D) y, por tanto, hay 24 =
  16 posibles combinaciones de valores.
• Para evaluar esta expresión, en primer lugar, utilizando
  las reglas de la adición y multiplicación booleanas, se
  localizan los valores de las variables que hacen que la
  expresión sea igual a 1.
• En este caso, la expresión es igual a 1 sólo si A = 1 y (B
  + CD) = 1, ya que:

                             A(B + CD) = 1 · 1 = 1
    Escuela Politécnica Superior                               85
Evaluación de una Expresión (II)

• La expresión B + CD es 1 si:
   – B=1                                     B + CD = 1 + 0 = 1
   – CD = 1                                  B + CD = 0 + 1 = 1
   – Ambos son igual a 1                     B + CD = 1 + 1 = 1
• El término CD es 1 sólo si:
   – C y D son 1.
• Conclusión:
   – A(B + CD) = 1 cuando:
       • A = 1 y B = 1, independientemente del valor de C y D
       • A = 1 y C = 1 y D = 1, independientemente del valor de B
   – A(B + CD) = 0 para el resto de combinaciones posibles.

    Escuela Politécnica Superior                                    86
Evaluación de una Expresión (III)

• Representación de los resultados en una tabla
  de verdad.
                   Tabla de Verdad del Circuito Lógico




   Escuela Politécnica Superior                          87
Simplificación Mediante el Álgebra de
                  Boole
• Muchas veces, a la hora de aplicar el álgebra
  booleana, hay que reducir una expresión a su
  forma más simple o cambiarla a una forma más
  conveniente para conseguir una implementación
  más eficiente.
• Este método de simplificación utiliza las reglas,
  leyes y teoremas del Álgebra de Boole para
  manipular y simplificar una expresión.

   Escuela Politécnica Superior                       88
Simplificar una Expresión

                              AB + A(B + C) + B(B + C)

• Aplicar la ley distributiva al segundo y tercer término de la
  expresión del siguiente modo:
                        AB + AB + AC + BB + BC
• Aplicar la regla 7 (BB = B) al cuarto término:
                        AB + AB + AC + B + BC
• Aplicar la regla 5 (AB + AB = AB) a los dos primeros términos:
                           AB + AC + B + BC
• Aplicar la regla 10 (B + BC = B) a los dos últimos términos:
                              AB + AC + B
• Aplicar la regla 10 (AB + B = B) a los términos primero y tercero:
                                 B + AC

     Escuela Politécnica Superior                                      89
Circuitos Lógicos Original y Simplificado

• A partir de la simplificación se obtienen dos
  redes de puertas equivalentes:
  – Se pasa de cinco a dos puertas necesarias para implementar
    la expresión.
  – Para cualquier combinación de valores de entrada A, B y C
    se obtiene siempre la misma salida.




   Escuela Politécnica Superior                                  90
Forma Estándar de las Expresiones
               Booleanas
• Función lógica es una expresión booleana que relaciona
  variables lógicas directas o complementadas por medio
  de operaciones AND y OR.
• Todas las expresiones booleanas, independientemente
  de su forma, pueden convertirse en cualquiera de las
  dos formas estándar:
   – Suma de productos o Suma de MinTerms.
   – Producto de sumas o Producto de MaxTerms.
• Esto posibilita que la evaluación, simplificación e
  implementación de las expresiones booleanas sea mucho
  más sistemática y sencilla.

    Escuela Politécnica Superior                           91
Suma de Productos o Suma de Minterms (I)

 • Es la suma de dos o más productos mediante la
   adición booleana.
                     AB + ABC
                   A + ABC + AC

 • Una barra no puede extenderse sobre más de
   una variable:
      Válido: ABC          No válido: ABC
    Escuela Politécnica Superior                   92
Suma de Productos o Suma de Minterms (II)

 • El dominio de una expresión booleana es el conjunto de
   variables (o sus complementos) contenido en una
   expresión:
    – El dominio de AB + ABC es el conjunto de variables A, B, C


 • La implementación de una suma de productos
   simplemente requiere aplicar la operación OR a las
   salidas de dos o más puertas AND:


                                                    X = AB + BCD + AC
     Escuela Politécnica Superior                                       93
Conversión de una Expresión General a
      Formato Suma de Productos
• Cualquier expresión lógica puede ser
  transformada a una expresión suma de
  productos, aplicando el Álgebra de Boole.

              A(B + CD) = AB + ACD
(A + B)(B + C + D) = AB + AC + AD + BB + BC + BD
   (A + B) + C = (A + B)C = (A + B)C = AC + BC


   Escuela Politécnica Superior                    94
Forma Estándar de una Suma de
                Productos
• Es aquella en la que todas las variables del
  dominio aparecen en cada uno de los términos
  de la expresión:
              ABCD + ABCD + ABCD

• Cualquier suma de productos en forma no
  estándar puede convertirse al formato
  estándar utilizando el Álgebra de Boole.

   Escuela Politécnica Superior                  95
Conversión de una Suma de Productos a
         su Forma Estándar (I)
• Cada término producto de una suma de
  productos que no contenga todas las variables
  del dominio, puede ser transformado a su
  forma estándar de manera que incluya todas las
  variables del dominio o sus complementos.
• Esta conversión se realiza mediante la regla 6
  del álgebra booleana:
                    A+A=1

   Escuela Politécnica Superior                    96
Conversión de una Suma de Productos a
         su Forma Estándar (II)
• Pasos a seguir:
  – Multiplicar cada término producto no estándar por un
    término formado por la suma de la variable que falta y su
    complemento. Con esto se obtienen dos términos producto.
    Como se sabe, se puede multiplicar por 1 cualquier expresión
    sin que se altere su valor.
  – Repetir el paso anterior hasta que todos los términos de la
    expresión contengan todas las variables (o sus
    complementos) del domino. Al convertir cada producto a su
    forma estándar, el número de términos producto se duplica
    por cada variable que falta.

   Escuela Politécnica Superior                                    97
Conversión de una Suma de Productos a
          su Forma Estándar (III)
• Ejemplo: Convertir la siguiente expresión booleana al formato suma de productos
             estándar: A B C + A B + A B C D
 Solución. El dominio de esta suma de productos es A, B, C, D. Considerando cada
 término por separado, se comprueba que al primer término, ABC, le falta la variable D
 o D, por lo que lo multiplicamos por D o D, obteniendo:

  En este caso, se obtienen dos productos estándar. En el segundo término, A B, faltan las
  variables C o C y D o D, de manera que multiplicamos primero por C + C:


   Los dos términos que obtenemos carecen de la variable D o D, por lo que
   multiplicamos por D + D:



   En este caso, el resultado son cuatro productos estándar. El tercer término ABCD, ya
   está en formato estándar. La suma de productos estándar que obtenemos es finalmente:


       Escuela Politécnica Superior                                                      98
Representación Binaria de un Término
           Producto Estándar
• Un término producto estándar es igual a 1 sólo
  para una combinación de los valores de las
  variables.
• Por ejemplo, el término ABCD es igual a 1
  cuando A=1, B=0, C=1 y D=0.
• Una suma de productos es igual a 1 si y sólo
  si uno o más de los términos producto que
  forman la expresión es igual a 1.

   Escuela Politécnica Superior                    99
Producto de Sumas o Producto de Maxterms

 • Es la multiplicación de dos o más términos
   suma.
                  (A + B)(A + B + C)
               A(A + B + C)(B + C + D)

 • Una barra no puede extenderse sobre más de
   una variable:
      Válido: A+B+C        No válido: A+B+C
    Escuela Politécnica Superior                100
Implementación de un Producto de Sumas

• La implementación de un producto de sumas
  requiere simplemente la aplicación de la
  operación AND a las salidas de dos o más
  puertas OR.


                                  X = (A + B) (B + C + D) (A + C)




   Escuela Politécnica Superior                                     101
Forma Estándar del Producto de Sumas

• Es aquella en la que todas las variables del
  dominio aparecen en cada uno de los términos
  de la expresión:
         (A+B+C+D)(A+B+C+D)(A+B+C+D)

• Cualquier producto de sumas en forma no
  estándar puede convertirse al formato
  estándar utilizando el Álgebra de Boole.

   Escuela Politécnica Superior                  102
Conversión de un Producto de Sumas a su
           Forma Estándar (I)
• Cada término suma de un producto de sumas
  que no contenga todas las variables del dominio,
  puede ser transformado a su forma estándar
  de manera que incluya todas las variables del
  dominio o sus complementos.
• Esta conversión se realiza mediante la regla 8
  del álgebra booleana:
                     A·A = 0

   Escuela Politécnica Superior                      103
Conversión de un Producto de Sumas a su
          Forma Estándar (II)
• Pasos a seguir:
  – Añadir a cada término suma no estándar un término
    consistente en el producto de la variable que falta y su
    complemento; esto da lugar a la aparición de dos sumandos
    en la expresión. Como se sabe, siempre se puede sumar 0 sin
    que se altere el valor de la expresión.
  – Aplicar la regla 12: A + BC = (A + B)(A + C)
  – Repetir el primer paso hasta que todos los sumandos
    resultantes contengan todas las variables del dominio o sus
    complementos.
   Escuela Politécnica Superior                                   104
Conversión de un Producto de Sumas a su
          Forma Estándar (III)




  Escuela Politécnica Superior            105
Representación Binaria de un Término
            Suma Estándar
• Un término suma estándar es igual a 0 sólo para
  una combinación de los valores de las variables.
• Por ejemplo, el término A+B+C+D es igual a 0
  cuando A=0, B=1, C=0 y D=1.
• Un producto de sumas es igual a 0 si y sólo
  si uno o más términos suma de la expresión
  es igual a 0.


   Escuela Politécnica Superior                      106
Expresiones Booleanas y Tablas de
                 Verdad
• Todas las expresiones booleanas se pueden convertir
  fácilmente en tablas de verdad utilizando los valores
  binarios de cada término de la expresión.
• La tabla de verdad es una forma muy común de
  expresar el funcionamiento lógico de un circuito.
• Las tablas de verdad se pueden encontrar en las hojas
  de especificaciones y en otras documentaciones
  relativas al funcionamiento de los circuitos y sistemas
  digitales.
• Las expresiones suma de productos y producto de
  sumas pueden calcularse mediante tablas de verdad.

    Escuela Politécnica Superior                            107
Conversión de una Suma de Productos a
          Tabla de Verdad (I)
• Una suma de productos es igual a 1 si y sólo si al menos
  uno de los productos es igual a 1.
• Para una expresión cuyo dominio es n variables, existen
  2n combinaciones distintas de estas variables.
• Pasos a seguir:
   – Enumerar todas las posibles combinaciones de los valores de las
     variables de la expresión.
   – Pasar la suma de productos a su formato estándar, si no lo está ya.
   – Escribir un 1 en la columna de salida para cada valor binario que hace
     que la suma de productos estándar sea 1, y un 0 para los restantes valores.


    Escuela Politécnica Superior                                                   108
Conversión de una Suma de Productos a
          Tabla de Verdad (II)
• Desarrollar la tabla de verdad de la expresión
  suma de productos estándar: ABC + ABC + ABC
       Nº        A                B   C   X   Minterms
       0         0                0   0   0
       1         0                0   1   1   (A . B . C)
       2         0                1   0   0
       3         0                1   1   0
       4         1                0   0   1   (A . B . C )
       5         1                0   1   0
       6         1                1   0   0
       7         1                1   1   1   (A . B . C)

   Escuela Politécnica Superior                              109
Conversión de un Producto de Sumas a
           Tabla de Verdad (I)
• Un producto de sumas es igual a 0 si y sólo si al menos
  uno de los términos suma es igual a 0.
• Para una expresión cuyo dominio es n variables, existen
  2n combinaciones distintas de estas variables.
• Pasos a seguir:
   – Enumerar todas las posibles combinaciones de los valores de las
     variables de la expresión.
   – Pasar el producto de sumas a su formato estándar, si no lo está ya.
   – Escribir un 0 en la columna de salida para cada valor binario que hace
     que el producto de sumas estándar sea 0, y un 1 para los restantes valores.


    Escuela Politécnica Superior                                                   110
Conversión de un Producto de Sumas a
             Tabla de Verdad (II)

        (A+B+C)(A+B+C)(A+B+C)(A+B+C)(A+B+C)

Nº       A             B             C   X   Minterms      Maxterms
0        0             0             0   0                 (A + B + C)
1        0             0             1   1   (A . B. C )
2        0             1             0   0                 (A + B + C)
3        0             1             1   0                 (A + B + C)
4        1             0             0   1   (A . B. C )
5        1             0             1   0                 (A + B + C)
6        1             1             0   0                 (A + B + C)
7        1             1             1   1   (A . B. C )

      Escuela Politécnica Superior                                111
Conversión de un Producto de Sumas a
              Tabla de Verdad (III)
• Las tablas de verdad del ejemplo anterior son las mismas.
• Esto significa que la suma de productos y el producto de sumas son
  equivalentes.
• Minterms

    F(A, B, C) = (A . B. C) + (A . B. C) + (A . B. C)
                = m1 + m4 + m 7 = ∑(1, 4, 7)
• Maxterms

   F(A, B, C) = (A + B+ C) . (A + B + C) . (A + B + C) . (A + B + C) . (A + B + C)
              = M0 . M2 . M3 . M5 . M6 = Π(0, 2, 3, 5, 6)


         Escuela Politécnica Superior                                                112
Determinar la Expresión de la Suma de Productos
  Estándar Representada por una Tabla de Verdad

• Se enumeran todos los valores de las variables
  de entrada para los que la salida es 1.
• Cada valor binario se convierte en el
  correspondiente término producto:
  – Se reemplaza cada 1 por la variable.
  – Se reemplaza 0 por la variable complementada.
• Por ejemplo, el valor binario 1010 se reemplaza
  por ABCD

   Escuela Politécnica Superior                     113
Determinar la Expresión del Producto de Sumas
  Estándar Representada por una Tabla de Verdad

• Se enumeran todos los valores de las variables
  de entrada para los que la salida es 0.
• Cada valor binario se convierte en el
  correspondiente término suma:
  – Se reemplaza cada 1 por la variable complementada.
  – Se reemplaza 0 por la variable.
• Por ejemplo, el valor binario 1001 se reemplaza
  por A+B+C+D

   Escuela Politécnica Superior                          114
Determinar las Expresiones Estándar a
   Partir de una Tabla de Verdad

               A                B   C   X
               0                0   0   0
               0                0   1   0
               0                1   0   0
               0                1   1   1
               1                0   0   1
               1                0   1   0
               1                1   0   1
               1                1   1   1

           X = ABC + ABC + ABC + ABC
       X = (A+B+C)(A+B+C)(A+B+C)(A+B+C)
 Escuela Politécnica Superior               115
Conversión de una Suma de Productos Estándar
      a Producto de Sumas Estándar (I)

• Los valores binarios de los términos producto
  en una suma de productos estándar dada no
  aparecen en su producto de sumas estándar
  equivalente.
• Asimismo, los valores binarios que no están
  representados en una suma de productos sí
  aparecen en el producto de sumas equivalentes.



   Escuela Politécnica Superior                    116
Conversión de una Suma de Productos Estándar
     a Producto de Sumas Estándar (II)

• Pasos para convertir una suma de productos
  estándar a un producto de sumas estándar:
  – Evaluar cada término de la expresión suma de productos, es
    decir, determinar los valores binarios que representan estos
    términos.
  – Determinar todos los números binarios no incluidos al
    realizar el cálculo del paso anterior.
  – Escribir los términos suma equivalentes para cada valor
    binario del paso anterior y expresarlos en forma de producto
    de sumas.
   Escuela Politécnica Superior                                    117
Conversión de una Suma de Productos Estándar
     a Producto de Sumas Estándar (III)

• Convertir la expresión ABC+ABC+ABC+ABC+ABC a su
  expresión equivalente como producto de sumas:
  – El resultado de la evaluación es 000+010+011+101+111
  – Puesto que son tres las variables que conforman el dominio de la
    expresión, existe un total de 23 = 8 posibles combinaciones.
  – La expresión suma de productos o suma de minterms contiene cinco de
    estas combinaciones, luego la expresión producto de sumas o producto de
    maxterms debe contener las otras tres: 001, 100 y 110.
  – Como estos son los valores binarios que hacen que cada operación suma
    sea igual a cero, el producto de sumas equivalente es:
                        (A+B+C)(A+B+C)(A+B+C)

   Escuela Politécnica Superior                                               118
Mapas de Karnaugh (I)

• Un mapa de Karnaugh proporciona un método
  sistemático de simplificación de expresiones
  booleanas.
• Aplicado adecuadamente genera las
  expresiones suma de productos y producto de
  sumas más simples posibles.
• Un mapa de Karnaugh es similar a una tabla de
  verdad, ya que muestra todos los posibles
  valores de las variables de entrada y la salida
  resultante para cada valor.
   Escuela Politécnica Superior                     119
Mapas de Karnaugh (II)

• El mapa de Karnaugh es una secuencia de celdas en la que cada
  celda representa un valor binario de las variables de entrada.
• Las celdas se disponen de tal manera que la simplificación de una
  determinada expresión consiste en agrupar adecuadamente las
  celdas.
• Los mapas de Karnaugh pueden utilizarse para expresiones de dos,
  tres, cuatro y cinco variables.
• El método de Quine-McClusky puede usarse para un número de
  variables mayor.
• Al igual que ocurría con el número de filas de una tabla de verdad,
  el número de celdas de un mapa de Karnaugh es igual al número
  total de combinaciones de las variables de entrada.
• Para tres variables, el número de celdas necesarias es 23=8. Para
  cuatro variables, el número de celdas es 24=16 celdas.

     Escuela Politécnica Superior                                       120
Mapas de Karnaugh de Tres Variables (I)

• Es un conjunto de 8 celdas.
• Se utilizan A, B y C para denominar las variables,
  aunque se podrían usar otras letras.
• Los valores binarios de A y B se encuentran en la parte
  izquierda y los valores de C en la parte superior.
• El valor de una determinada celda es:
   – el valor binario de A y B, en la parte izquierda de la misma fila
   – combinado con el valor de C en la parte superior de la misma columna.




    Escuela Politécnica Superior                                             121
Mapas de Karnaugh de Tres Variables (II)

• Representación de un mapa de Karnaugh de
  tres variables vacío (matriz de 8 celdas) y con
  los términos producto estándar representados
  para cada celda:

                                  0   1

                                  2   3

                                  6   7

                                  4   5

   Escuela Politécnica Superior                     122
Mapas de Karnaugh de Cuatro Variables (I)

• Es un conjunto de 16 celdas.
• Se utilizan A, B, C y D para denominar las variables,
  aunque se podrían usar otras letras.
• Los valores binarios de A y B se encuentran en la parte
  izquierda y los valores de C y D en la parte superior.
• El valor de una determinada celda es:
   – el valor binario de A y B, en la parte izquierda de la misma fila
   – combinado con el valor de C y D en la parte superior de la misma
     columna.



    Escuela Politécnica Superior                                         123
Mapas de Karnaugh de Cuatro Variables (II)

• Representación de un mapa de Karnaugh de
  cuatro variables vacío (matriz de 16 celdas) y
  con los términos producto estándar
  representados para cada celda:
                                             CD
                                       AB         00   01      11     10


                  0    1    3     2     00    ABCD ABCDABCD ABCD

                  4    5     7    6           A B C D A B C DA B C D A B C D
                                        01
                  12   13   15    14
                                        11    A B C D A B C DA B C D A B C D
                  8    9    11    10
                                        10    ABCD ABCD ABCD ABCD


   Escuela Politécnica Superior                                                124
Adyacencia de Celdas (I)
• Las celdas de un mapa de Karnaugh se disponen de
  manera que sólo cambia una única variable entre celdas
  adyacentes.
• Las celdas que difieren en una única variable son
  adyacentes.
• En el mapa de 3 variables, la celda 010 es adyacente a
  la celda 000, a la 011 y a la 110.
• Las celdas cuyos valores difieren en más de una
  variable no son adyacentes.
• En el mapa de 3 variables, la celda 010 NO es
  adyacente a la celda 001, a la 111, a la 100 ni a la 101.
    Escuela Politécnica Superior                              125
Adyacencia de Celdas (II)

• Físicamente, cada celda es adyacente a las
  celdas que están situadas inmediatas a ella por
  cualesquiera de sus cuatro lados.
• Una celda NO es adyacente a aquellas que
  tocan diagonalmente alguna de sus esquinas.
• Además, las celdas de la fila superior son
  adyacentes a las de la fila inferior y las celdas
  de la columna izquierda son adyacentes a las
  celdas situadas en la columna derecha.
   Escuela Politécnica Superior                       126
Adyacencia de Celdas (III)

• Adyacencia de celdas en un mapa de Karnaugh
  de cuatro variables.
• Las flechas apuntan a las celdas adyacentes.




   Escuela Politécnica Superior                  127
Minimización de una Suma de Productos
     Mediante el Mapa de Karnaugh
• El mapa de Karnaugh se utiliza para reducir
  expresiones booleanas a su mínima expresión, así los
  diseños lógicos de los circuitos que se construyan sean
  más económicos.
• Una expresión suma de productos minimizada está
  formada por el mínimo número de términos producto
  posibles con el mínimo número de variables por término.
• Generalmente, una expresión suma de productos
  minimizada se puede implementar mediante un número
  de puertas menor que su expresión estándar, lo cual
  constituye la finalidad del proceso de simplificación.

    Escuela Politécnica Superior                            128
Mapa de Karnaugh de una Suma de
         Productos Estándar (I)
• Por cada término de la expresión suma de
  productos se coloca un 1 en el mapa de
  Karnaugh en la celda correspondiente al valor
  del producto.
• Las celdas que no tienen 1 son aquellas para las
  que la expresión es 0.




   Escuela Politécnica Superior                      129
Mapa de Karnaugh de una Suma de
         Productos Estándar (II)
• Pasos para completar el mapa de Karnaugh:
  Paso 1. Determinar el valor binario de cada término
  producto de la suma de productos estándar.
  Paso 2. A medida que evaluamos cada término, colocamos
  un 1 en el mapa de Karnaugh, en la celda que tiene el
  mismo valor que dicho término.
   Ejemplo de transformación a mapa de Karnaugh de una suma de productos estándar

                                           C           ABC + ABC + ABC + ABC
                                               0   1
                                    AB
                                                       000   001   110   100
                                      00       1   1

                                      01

                                      11       1

                                      10       1
     Escuela Politécnica Superior                                                   130
Mapa de Karnaugh de una Suma de
       Productos No Estándar (I)
• Antes de poder utilizar un mapa de Karnaugh, las
  expresiones booleanas deben estar en su forma
  estándar.
• Si una expresión no lo está, se pasará al formato
  estándar.
• A un término en forma no estándar le faltan una o más
  variables en su expresión.
• Este término se puede desarrollar numéricamente para
  obtener una expresión estándar:
   – Se añaden todas las combinaciones de valores numéricos de las variables
     que faltan en la expresión.

    Escuela Politécnica Superior                                               131
Mapa de Karnaugh de una Suma de
         Productos No Estándar (II)
• Ejemplo: Transformar la siguiente expresión suma de productos en
  un mapa de Karnaugh: A + AB + ABC
  Solución. Esta suma de productos no está en formato estándar, ya que
  cada término no contiene las tres variables. El primer término no posee
  dos de las tres variables; el segundo carece de una, mientras que el
  tercero sí que es estándar.
  1. Desarrollamos los términos numéricamente de la forma:




 2. Cada uno de los valores binarios resultantes se
    traslada al mapa, colocando un 1 en la celda
    apropiada del mapa de Karnaugh de 3 variables.
      Escuela Politécnica Superior                                      132
Simplificación de una Suma de Productos
    Mediante el Mapa de Karnaugh
• El proceso que genera una expresión que contiene el
  menor número posible de términos con el mínimo
  número de variables se denomina minimización.
• Después de haber obtenido el mapa de Karnaugh de una
  suma de productos, se deben seguir tres pasos para
  obtener la expresión suma de productos mínima:
   – Agrupar los 1s.
   – Determinar el término producto correspondiente a cada grupo.
   – Sumar los términos productos obtenidos.



    Escuela Politécnica Superior                                    133
Agrupación de 1s (I)

•   La finalidad es maximizar el tamaño de los grupos y
    minimizar el número de estos grupos. Reglas:
    1.   Un grupo tiene que contener 1, 2, 4, 8 ó 16 celdas.
    2.   Cada celda de un grupo tiene que ser adyacente a una o más celdas del
         mismo grupo, pero no todas las celdas del grupo tienen que ser
         adyacentes entre sí.
    3.   Incluir siempre en cada grupo el mayor número posible de 1s de
         acuerdo con la regla 1.
    4.   Cada 1 del mapa tiene que estar incluido en al menos un grupo. Los 1s
         que ya pertenezcan a un grupo pueden estar incluidos en otro, siempre
         que los grupos que se solapen contengan 1s no comunes.


     Escuela Politécnica Superior                                                134
Agrupación de 1s (II)
  C                   C                         CD                     CD
                 AB                       AB         00 01 11 10 AB
AB   0      1         0           1                                      00 01 11   10
 00 1             00 1            1            00    1   1           00 1            1
 01         1     01 1                         01    1   1   1   1   01 1 1          1

 11 1       1     11              1            11                    11 1 1          1
 10               10 1            1            10        1   1       10 1       1    1


   C                   C                        CD
AB    0      1    AB        0         1
                                          AB         00 01 11 10 AB CD00 01 11      10
 00 1               00     1     1             00     1  1
                                                                  00 1              1
 01          1      01     1                   01     1 1   1  1  01 1 1            1
 11 1        1      11                1        11                 11 1 1            1
  10                10     1          1        10        1 1      10 1       1      1


       Escuela Politécnica Superior                                                      135
Determinar el Término Producto
     Correspondiente a Cada Grupo (I)
1. Cada grupo de celdas que contiene 1s da lugar
   a un término producto compuesto por todas
   las variables que aparecen en el grupo en sólo
   una forma (no complementada o
   complementada). Las variables que aparecen
   complementadas y sin complementar dentro
   del mismo grupo se eliminan. A éstas se las
   denomina variables contradictorias.
2. Determinar la operación producto mínima para
   cada grupo.
   Escuela Politécnica Superior                     136
Determinar el Término Producto
     Correspondiente a Cada Grupo (II)
a)    Determinar la operación producto mínima
      para un mapa de 3 variables.
        I.   Un grupo formado por una única celda da lugar a un término
             producto de tres variables.
        II. Un grupo formado por 2 celdas da lugar a un término producto de
             dos variables.
        III. Un grupo formado por 4 celdas da lugar a un término de una
             variable.
        IV. Un grupo formado por 8 celdas indica que la expresión vale 1.



     Escuela Politécnica Superior                                             137
Determinar el Término Producto
     Correspondiente a Cada Grupo (III)
b)    Determinar la operación producto mínima
      para un mapa de 4 variables.
        I.   Un grupo formado por una única celda da lugar a un término
             producto de cuatro variables.
        II. Un grupo formado por 2 celdas da lugar a un término producto de
             tres variables.
        III. Un grupo formado por 4 celdas da lugar a un término producto de
             dos variables.
        IV. Un grupo formado por 8 celdas da lugar a un término de una
             variable.
        V. Un grupo formado por 16 celdas indica que la expresión vale 1.

     Escuela Politécnica Superior                                              138
Sumar los Términos Productos Obtenidos (I)

 • Cuando se han obtenido todos los términos
   mínimos, se suman para obtener la expresión
   suma de productos mínima.




                                   B + AC + ACD
    Escuela Politécnica Superior                  139
Sumar los Términos Productos Obtenidos (II)
• Ejemplo: Determinar los productos para cada uno de los mapas de
  Karnaugh y escribir las correspondientes expresiones suma de
  productos mínima resultante.
  Solución. La expresión suma de productos mínima para cada uno de
  los mapas de Karnaugh es:
    (a) AB + BC + A B C                (b) B + AC + AC
    (c) AB + A C + ABD                 (d) D + ABC + BC




        Escuela Politécnica Superior                                 140
Sumar los Términos Productos Obtenidos (III)
• Ejemplo: Mediante un mapa de Karnaugh minimizar la expresión suma
  de productos siguiente:
  BCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD




  Se indica el término producto para cada grupo y la expresión suma
  de productos mínima resultante es:
                              D + BC
      Nota: esta expresión mínima es equivalente a la expresión estándar
      original.
       Escuela Politécnica Superior                                        141
Obtención Directa del Mapa de Karnaugh
    a Partir de la Tabla de Verdad
• Los 1s de la columna de salida de la tabla de
  verdad se trasladan directamente al mapa de
  Karnaugh, a las celdas correspondientes a los
  valores asociados de las combinaciones de
  variables de entrada.




   Escuela Politécnica Superior                   142
Condiciones Indiferentes (I)

• Algunas veces se producen situaciones en las que
  algunas combinaciones de las variables de entrada no
  están permitidas.
• Por ejemplo, en el código BCD existían seis
  combinaciones no válidas: 1010, 1011, 1100, 1101, 1110 y
  1111.
• Estos pueden considerarse términos indiferentes con
  respecto a su efecto en la salida.
• Esto significa que a estos términos se les puede asignar
  tanto un 1 como un 0 en la salida; realmente no son
  importantes dado que nunca van a generarse.

    Escuela Politécnica Superior                             143
Condiciones Indiferentes (II)

• Para cada término indiferente, se escribe una X en la celda.
• Cuando se agrupan los 1s, las X se pueden considerar también como
  1s para agrandar los grupos, o como 0s si no obtenemos ninguna
  ventaja.
• Cuanto mayor sea el grupo más sencillo será el término resultante.




     Escuela Politécnica Superior                                      144
Minimización de un Producto de Sumas
    Mediante el Mapa de Karnaugh
• Este método es similar al de la minimización de
  una expresión suma de productos mediante los
  mapas de Karnaugh.
• En esta ocasión, los 0s representan las
  operaciones de suma estándar y se colocan en
  el mapa de Karnaugh en lugar de los 1s.




   Escuela Politécnica Superior                     145
Mapa de Karnaugh de un Producto de
           Sumas Estándar
• Por cada término suma de la expresión producto
  de sumas se coloca un 0 en el mapa de Karnaugh
  en la celda correspondiente al valor de la suma.
• Las celdas que no tienen 0 son aquellas para las
  que la expresión es 1.




   Escuela Politécnica Superior                      146
Simplificación Mediante el Mapa de Karnaugh
    de Expresiones Producto de Sumas (I)

• El proceso de minimización de un producto de
  sumas es básicamente el mismo que para una
  expresión suma de productos, excepto que
  ahora hay que agrupar los 0s para generar el
  mínimo número de términos suma.
• Las reglas para agrupar los 0s son las mismas
  que para agrupar los 1s.



   Escuela Politécnica Superior                   147
Simplificación Mediante el Mapa de Karnaugh
   de Expresiones Producto de Sumas (II)




                (C + D)(A + B + D)(A + B + C)
  Escuela Politécnica Superior                  148
Conversión entre Suma de Productos y Producto de
      Sumas Mediante el Mapa de Karnaugh (I)

• Cuando un producto de sumas se traslada a un mapa de
  Karnaugh, puede fácilmente pasarse a la suma de
  productos equivalente.
• También, dado un mapa de Karnaugh de una suma de
  productos, el producto de sumas equivalente puede
  obtenerse directamente a partir del mapa.
• Esto proporciona una excelente manera de comparar
  ambas formas mínimas de una expresión, para
  determinar si una de ellas puede implementarse con
  menos puertas que la otra.

    Escuela Politécnica Superior                         149
Conversión entre Suma de Productos y Producto de
      Sumas Mediante el Mapa de Karnaugh (II)

• Para un producto de sumas, todas las celdas que no
  contienen 0s contienen 1s, de lo que se deriva su
  expresión suma de productos.
• De igual manera, para una suma de productos, todas las
  celdas que no contienen 1s contendrán 0s, de los que se
  obtiene la expresión producto de sumas.




    Escuela Politécnica Superior                            150
Conversión entre Suma de Productos y Producto de
         Sumas Mediante el Mapa de Karnaugh (III)
• Ejemplo: Utilizando un mapa de Karnaugh, convertir el siguiente producto de sumas
  estándar en: un producto de sumas mínimo, una suma de productos estándar y una
  suma de productos mínima.
      (A + B + C + D) (A + B + C + D) (A + B + C + D) (A + B + C + D) (A + B + C + D) (A + B + C + D)
Solución. En (a) los 0s de la expresión producto de sumas estándar se transforman y
agrupan para obtener el producto de sumas mínimo. En (b) se añaden 1s en las celdas
que no contienen 0s. De cada celda que contenga un 1, se obtiene un término producto
estándar. Estos términos producto forman la expresión suma de productos estándar.
En (c) se agrupan los 1s y se obtiene una expresión suma de productos mínima.




         Escuela Politécnica Superior                                                                   151
Mapa de Karnaugh de Cinco Variables (I)

• Las funciones booleanas de cinco variables
  pueden simplificarse mediante un mapa de
  Karnaugh de 32 celdas.
• Para construir un mapa de 5 variables se
  utilizan dos mapas de 4 variables (con 16 celdas
  cada uno).




   Escuela Politécnica Superior                      152
Mapa de Karnaugh de Cinco Variables (II)

• Cada mapa contiene 16 celdas con todas las
  posibles combinaciones de las variables B, C, D
  y E:
  – Un mapa es para A = 0
  – Otro es para A = 1




   Escuela Politécnica Superior                     153
Adyacencia de Celdas (I)

• La mejor manera de visualizar la adyacencia de
  celdas entre los dos mapas de 16 celdas
  consiste en imaginar que el mapa A=0 está
  colocado encima del mapa A=1.
• Cada celda del mapa A=0 es adyacente con la
  celda que está justo debajo en el mapa A=1.




   Escuela Politécnica Superior                    154
Adyacencia de Celdas (II)


        Agrupación de 1s en celdas adyacentes de un
                   mapa de 5 variables



      Determinación de los términos producto
          correspondientes a cada grupo
•   El término del grupo punteado es: DE
•   El término del grupo rayado es BCE
•   El término del grupo gris oscuro es: ABD
•   El término de la celda gris claro junto con la celda gris oscuro es: BCDE
                          X = DE + BCE + ABD + BCDE
                          Suma de productos simplificada
      Escuela Politécnica Superior                                              155
Adyacencia de Celdas (III)
• Ejemplo: Utilizar un mapa de Karnaugh para minimizar la siguiente expresión
  estándar de la suma de productos de 5 variables:
       X=ABCDE + ABCDE + ABCDE+ ABCDE + ABCDE+ ABCDE +
         ABCDE + ABCDE + ABCDE+ ABCDE + ABCDE + ABCDE
- Se traslada la suma de productos al mapa de Karnaugh y se realizan
  las agrupaciones indicando los términos correspondientes.
- Combinando estos términos se obtiene la siguiente expresión suma de
  productos minimizada:
        X= ADE + BCD + BCE + ACDE




        Escuela Politécnica Superior                                            156

Más contenido relacionado

La actualidad más candente

Multiplexores y demultiplexores en electrónica digital
Multiplexores y demultiplexores en electrónica digitalMultiplexores y demultiplexores en electrónica digital
Multiplexores y demultiplexores en electrónica digitalIsrael Magaña
 
Multiplexor 4 Entradas 1 Salida (4-1)
Multiplexor 4 Entradas 1 Salida (4-1)Multiplexor 4 Entradas 1 Salida (4-1)
Multiplexor 4 Entradas 1 Salida (4-1)251089luis
 
informe compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEEinforme compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEEMichael Vaquiro
 
Ejercicios compuertas logicas
Ejercicios compuertas logicasEjercicios compuertas logicas
Ejercicios compuertas logicasjose canas
 
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...Jomicast
 
Problemas resueltos Electrónica digital
Problemas resueltos Electrónica digitalProblemas resueltos Electrónica digital
Problemas resueltos Electrónica digitalCarlos Cardelo
 
Fundamentos de sistemas digitales 9na Edición Thomas L. Floyd.pdf
Fundamentos de sistemas digitales 9na Edición Thomas L. Floyd.pdfFundamentos de sistemas digitales 9na Edición Thomas L. Floyd.pdf
Fundamentos de sistemas digitales 9na Edición Thomas L. Floyd.pdfSANTIAGO PABLO ALBERTO
 
Practica compuertas
Practica compuertasPractica compuertas
Practica compuertas140497
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas LogicasEnrique
 

La actualidad más candente (20)

Multiplexores y demultiplexores en electrónica digital
Multiplexores y demultiplexores en electrónica digitalMultiplexores y demultiplexores en electrónica digital
Multiplexores y demultiplexores en electrónica digital
 
Puerta lógica
Puerta lógicaPuerta lógica
Puerta lógica
 
Multiplexor 4 Entradas 1 Salida (4-1)
Multiplexor 4 Entradas 1 Salida (4-1)Multiplexor 4 Entradas 1 Salida (4-1)
Multiplexor 4 Entradas 1 Salida (4-1)
 
informe compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEEinforme compuertas logicas Formato IEEE
informe compuertas logicas Formato IEEE
 
Dianavideo1
Dianavideo1Dianavideo1
Dianavideo1
 
Ejercicios compuertas logicas
Ejercicios compuertas logicasEjercicios compuertas logicas
Ejercicios compuertas logicas
 
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
 
Problemas resueltos Electrónica digital
Problemas resueltos Electrónica digitalProblemas resueltos Electrónica digital
Problemas resueltos Electrónica digital
 
Los Flip Flops
Los Flip FlopsLos Flip Flops
Los Flip Flops
 
Control digital
Control digitalControl digital
Control digital
 
Clase Circuitos Aritméticos
Clase Circuitos AritméticosClase Circuitos Aritméticos
Clase Circuitos Aritméticos
 
Circuitos secuenciales
Circuitos secuencialesCircuitos secuenciales
Circuitos secuenciales
 
Fundamentos de sistemas digitales 9na Edición Thomas L. Floyd.pdf
Fundamentos de sistemas digitales 9na Edición Thomas L. Floyd.pdfFundamentos de sistemas digitales 9na Edición Thomas L. Floyd.pdf
Fundamentos de sistemas digitales 9na Edición Thomas L. Floyd.pdf
 
Practica compuertas
Practica compuertasPractica compuertas
Practica compuertas
 
Ejercicios de control Ladder de PLC
Ejercicios de control Ladder de PLC Ejercicios de control Ladder de PLC
Ejercicios de control Ladder de PLC
 
Familias lógicas digitales
Familias lógicas digitalesFamilias lógicas digitales
Familias lógicas digitales
 
Compuertas Logicas
Compuertas LogicasCompuertas Logicas
Compuertas Logicas
 
Flip flops (ff)
Flip flops (ff)Flip flops (ff)
Flip flops (ff)
 
Circuitos Logicos
Circuitos LogicosCircuitos Logicos
Circuitos Logicos
 
Circuitos logicos
Circuitos logicosCircuitos logicos
Circuitos logicos
 

Similar a Algebra de boole_1

Mapas de karnau..algebra de boole ig tema-5-2008-2009
Mapas de karnau..algebra de boole ig tema-5-2008-2009Mapas de karnau..algebra de boole ig tema-5-2008-2009
Mapas de karnau..algebra de boole ig tema-5-2008-2009Anderson Gomez
 
Presentacion power point digitales
Presentacion power point digitalesPresentacion power point digitales
Presentacion power point digitalescyber
 
Electrónica de control 6
Electrónica de control 6Electrónica de control 6
Electrónica de control 6Roger Roman
 
trabajo de electronica 4.docx
trabajo de electronica 4.docxtrabajo de electronica 4.docx
trabajo de electronica 4.docxZambranoMelanie
 
Practica nro2 ixis_marionny
Practica nro2 ixis_marionnyPractica nro2 ixis_marionny
Practica nro2 ixis_marionnylisi2407
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnologíaSimons22
 
Teoría digital
Teoría digitalTeoría digital
Teoría digitalcoroneldax
 
Electronica digital
Electronica digitalElectronica digital
Electronica digitalivanaqsa
 
Diapositivas gbi
Diapositivas gbiDiapositivas gbi
Diapositivas gbiJHON8611
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnologíadamarl
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnologíadamarl
 
Electronica Digital
Electronica DigitalElectronica Digital
Electronica Digitalpatgaliana
 
Electronica digital 4ºeso
Electronica digital 4ºeso Electronica digital 4ºeso
Electronica digital 4ºeso castilop
 
[] Algebra de_boole_y_circuitos_combinacionales(book_za.org)
[] Algebra de_boole_y_circuitos_combinacionales(book_za.org)[] Algebra de_boole_y_circuitos_combinacionales(book_za.org)
[] Algebra de_boole_y_circuitos_combinacionales(book_za.org)Jael Gonzalez
 

Similar a Algebra de boole_1 (20)

Mapas de karnau..algebra de boole ig tema-5-2008-2009
Mapas de karnau..algebra de boole ig tema-5-2008-2009Mapas de karnau..algebra de boole ig tema-5-2008-2009
Mapas de karnau..algebra de boole ig tema-5-2008-2009
 
Algebra
AlgebraAlgebra
Algebra
 
Resumen parcial 1
Resumen parcial 1Resumen parcial 1
Resumen parcial 1
 
Presentacion power point digitales
Presentacion power point digitalesPresentacion power point digitales
Presentacion power point digitales
 
Electrónica de control 6
Electrónica de control 6Electrónica de control 6
Electrónica de control 6
 
trabajo de electronica 4.docx
trabajo de electronica 4.docxtrabajo de electronica 4.docx
trabajo de electronica 4.docx
 
Practica nro2 ixis_marionny
Practica nro2 ixis_marionnyPractica nro2 ixis_marionny
Practica nro2 ixis_marionny
 
Electrónica digital
Electrónica digitalElectrónica digital
Electrónica digital
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnología
 
Teoría digital
Teoría digitalTeoría digital
Teoría digital
 
Electronica digital
Electronica digitalElectronica digital
Electronica digital
 
Edigital
EdigitalEdigital
Edigital
 
Diapositivas gbi
Diapositivas gbiDiapositivas gbi
Diapositivas gbi
 
inv algbool.
inv algbool.inv algbool.
inv algbool.
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnología
 
Instituto universitario de tecnología
Instituto universitario de tecnologíaInstituto universitario de tecnología
Instituto universitario de tecnología
 
Electronica Digital
Electronica DigitalElectronica Digital
Electronica Digital
 
Clase 4
Clase 4Clase 4
Clase 4
 
Electronica digital 4ºeso
Electronica digital 4ºeso Electronica digital 4ºeso
Electronica digital 4ºeso
 
[] Algebra de_boole_y_circuitos_combinacionales(book_za.org)
[] Algebra de_boole_y_circuitos_combinacionales(book_za.org)[] Algebra de_boole_y_circuitos_combinacionales(book_za.org)
[] Algebra de_boole_y_circuitos_combinacionales(book_za.org)
 

Último

Metabolismo 3: Anabolismo y Fotosíntesis 2024
Metabolismo 3: Anabolismo y Fotosíntesis 2024Metabolismo 3: Anabolismo y Fotosíntesis 2024
Metabolismo 3: Anabolismo y Fotosíntesis 2024IES Vicent Andres Estelles
 
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARONARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFAROJosé Luis Palma
 
PLANIFICACION ANUAL 2024 - INICIAL UNIDOCENTE.docx
PLANIFICACION ANUAL 2024 - INICIAL UNIDOCENTE.docxPLANIFICACION ANUAL 2024 - INICIAL UNIDOCENTE.docx
PLANIFICACION ANUAL 2024 - INICIAL UNIDOCENTE.docxJUANSIMONPACHIN
 
Unidad II Doctrina de la Iglesia 1 parte
Unidad II Doctrina de la Iglesia 1 parteUnidad II Doctrina de la Iglesia 1 parte
Unidad II Doctrina de la Iglesia 1 parteJuan Hernandez
 
SINTAXIS DE LA ORACIÓN SIMPLE 2023-2024.pptx
SINTAXIS DE LA ORACIÓN SIMPLE 2023-2024.pptxSINTAXIS DE LA ORACIÓN SIMPLE 2023-2024.pptx
SINTAXIS DE LA ORACIÓN SIMPLE 2023-2024.pptxlclcarmen
 
ÉTICA, NATURALEZA Y SOCIEDADES_3RO_3ER TRIMESTRE.pdf
ÉTICA, NATURALEZA Y SOCIEDADES_3RO_3ER TRIMESTRE.pdfÉTICA, NATURALEZA Y SOCIEDADES_3RO_3ER TRIMESTRE.pdf
ÉTICA, NATURALEZA Y SOCIEDADES_3RO_3ER TRIMESTRE.pdfluisantoniocruzcorte1
 
PPT GESTIÓN ESCOLAR 2024 Comités y Compromisos.pptx
PPT GESTIÓN ESCOLAR 2024 Comités y Compromisos.pptxPPT GESTIÓN ESCOLAR 2024 Comités y Compromisos.pptx
PPT GESTIÓN ESCOLAR 2024 Comités y Compromisos.pptxOscarEduardoSanchezC
 
Tema 8.- Gestion de la imagen a traves de la comunicacion de crisis.pdf
Tema 8.- Gestion de la imagen a traves de la comunicacion de crisis.pdfTema 8.- Gestion de la imagen a traves de la comunicacion de crisis.pdf
Tema 8.- Gestion de la imagen a traves de la comunicacion de crisis.pdfDaniel Ángel Corral de la Mata, Ph.D.
 
Fundamentos y Principios de Psicopedagogía..pdf
Fundamentos y Principios de Psicopedagogía..pdfFundamentos y Principios de Psicopedagogía..pdf
Fundamentos y Principios de Psicopedagogía..pdfsamyarrocha1
 
TRIPTICO-SISTEMA-MUSCULAR. PARA NIÑOS DE PRIMARIA
TRIPTICO-SISTEMA-MUSCULAR. PARA NIÑOS DE PRIMARIATRIPTICO-SISTEMA-MUSCULAR. PARA NIÑOS DE PRIMARIA
TRIPTICO-SISTEMA-MUSCULAR. PARA NIÑOS DE PRIMARIAAbelardoVelaAlbrecht1
 
Plan Año Escolar Año Escolar 2023-2024. MPPE
Plan Año Escolar Año Escolar 2023-2024. MPPEPlan Año Escolar Año Escolar 2023-2024. MPPE
Plan Año Escolar Año Escolar 2023-2024. MPPELaura Chacón
 
TUTORIA II - CIRCULO DORADO UNIVERSIDAD CESAR VALLEJO
TUTORIA II - CIRCULO DORADO UNIVERSIDAD CESAR VALLEJOTUTORIA II - CIRCULO DORADO UNIVERSIDAD CESAR VALLEJO
TUTORIA II - CIRCULO DORADO UNIVERSIDAD CESAR VALLEJOweislaco
 
Presentación de Estrategias de Enseñanza-Aprendizaje Virtual.pptx
Presentación de Estrategias de Enseñanza-Aprendizaje Virtual.pptxPresentación de Estrategias de Enseñanza-Aprendizaje Virtual.pptx
Presentación de Estrategias de Enseñanza-Aprendizaje Virtual.pptxYeseniaRivera50
 
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptxc3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptxMartín Ramírez
 
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdfTarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdfManuel Molina
 
CIENCIAS NATURALES 4 TO ambientes .docx
CIENCIAS NATURALES 4 TO  ambientes .docxCIENCIAS NATURALES 4 TO  ambientes .docx
CIENCIAS NATURALES 4 TO ambientes .docxAgustinaNuez21
 
periodico mural y sus partes y caracteristicas
periodico mural y sus partes y caracteristicasperiodico mural y sus partes y caracteristicas
periodico mural y sus partes y caracteristicas123yudy
 
LINEAMIENTOS INICIO DEL AÑO LECTIVO 2024-2025.pptx
LINEAMIENTOS INICIO DEL AÑO LECTIVO 2024-2025.pptxLINEAMIENTOS INICIO DEL AÑO LECTIVO 2024-2025.pptx
LINEAMIENTOS INICIO DEL AÑO LECTIVO 2024-2025.pptxdanalikcruz2000
 

Último (20)

Metabolismo 3: Anabolismo y Fotosíntesis 2024
Metabolismo 3: Anabolismo y Fotosíntesis 2024Metabolismo 3: Anabolismo y Fotosíntesis 2024
Metabolismo 3: Anabolismo y Fotosíntesis 2024
 
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARONARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
NARRACIONES SOBRE LA VIDA DEL GENERAL ELOY ALFARO
 
PLANIFICACION ANUAL 2024 - INICIAL UNIDOCENTE.docx
PLANIFICACION ANUAL 2024 - INICIAL UNIDOCENTE.docxPLANIFICACION ANUAL 2024 - INICIAL UNIDOCENTE.docx
PLANIFICACION ANUAL 2024 - INICIAL UNIDOCENTE.docx
 
Unidad II Doctrina de la Iglesia 1 parte
Unidad II Doctrina de la Iglesia 1 parteUnidad II Doctrina de la Iglesia 1 parte
Unidad II Doctrina de la Iglesia 1 parte
 
SINTAXIS DE LA ORACIÓN SIMPLE 2023-2024.pptx
SINTAXIS DE LA ORACIÓN SIMPLE 2023-2024.pptxSINTAXIS DE LA ORACIÓN SIMPLE 2023-2024.pptx
SINTAXIS DE LA ORACIÓN SIMPLE 2023-2024.pptx
 
ÉTICA, NATURALEZA Y SOCIEDADES_3RO_3ER TRIMESTRE.pdf
ÉTICA, NATURALEZA Y SOCIEDADES_3RO_3ER TRIMESTRE.pdfÉTICA, NATURALEZA Y SOCIEDADES_3RO_3ER TRIMESTRE.pdf
ÉTICA, NATURALEZA Y SOCIEDADES_3RO_3ER TRIMESTRE.pdf
 
PPT GESTIÓN ESCOLAR 2024 Comités y Compromisos.pptx
PPT GESTIÓN ESCOLAR 2024 Comités y Compromisos.pptxPPT GESTIÓN ESCOLAR 2024 Comités y Compromisos.pptx
PPT GESTIÓN ESCOLAR 2024 Comités y Compromisos.pptx
 
Tema 7.- E-COMMERCE SISTEMAS DE INFORMACION.pdf
Tema 7.- E-COMMERCE SISTEMAS DE INFORMACION.pdfTema 7.- E-COMMERCE SISTEMAS DE INFORMACION.pdf
Tema 7.- E-COMMERCE SISTEMAS DE INFORMACION.pdf
 
Tema 8.- Gestion de la imagen a traves de la comunicacion de crisis.pdf
Tema 8.- Gestion de la imagen a traves de la comunicacion de crisis.pdfTema 8.- Gestion de la imagen a traves de la comunicacion de crisis.pdf
Tema 8.- Gestion de la imagen a traves de la comunicacion de crisis.pdf
 
Fundamentos y Principios de Psicopedagogía..pdf
Fundamentos y Principios de Psicopedagogía..pdfFundamentos y Principios de Psicopedagogía..pdf
Fundamentos y Principios de Psicopedagogía..pdf
 
DIA INTERNACIONAL DAS FLORESTAS .
DIA INTERNACIONAL DAS FLORESTAS         .DIA INTERNACIONAL DAS FLORESTAS         .
DIA INTERNACIONAL DAS FLORESTAS .
 
TRIPTICO-SISTEMA-MUSCULAR. PARA NIÑOS DE PRIMARIA
TRIPTICO-SISTEMA-MUSCULAR. PARA NIÑOS DE PRIMARIATRIPTICO-SISTEMA-MUSCULAR. PARA NIÑOS DE PRIMARIA
TRIPTICO-SISTEMA-MUSCULAR. PARA NIÑOS DE PRIMARIA
 
Plan Año Escolar Año Escolar 2023-2024. MPPE
Plan Año Escolar Año Escolar 2023-2024. MPPEPlan Año Escolar Año Escolar 2023-2024. MPPE
Plan Año Escolar Año Escolar 2023-2024. MPPE
 
TUTORIA II - CIRCULO DORADO UNIVERSIDAD CESAR VALLEJO
TUTORIA II - CIRCULO DORADO UNIVERSIDAD CESAR VALLEJOTUTORIA II - CIRCULO DORADO UNIVERSIDAD CESAR VALLEJO
TUTORIA II - CIRCULO DORADO UNIVERSIDAD CESAR VALLEJO
 
Presentación de Estrategias de Enseñanza-Aprendizaje Virtual.pptx
Presentación de Estrategias de Enseñanza-Aprendizaje Virtual.pptxPresentación de Estrategias de Enseñanza-Aprendizaje Virtual.pptx
Presentación de Estrategias de Enseñanza-Aprendizaje Virtual.pptx
 
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptxc3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
c3.hu3.p1.p2.El ser humano y el sentido de su existencia.pptx
 
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdfTarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
Tarea 5_ Foro _Selección de herramientas digitales_Manuel.pdf
 
CIENCIAS NATURALES 4 TO ambientes .docx
CIENCIAS NATURALES 4 TO  ambientes .docxCIENCIAS NATURALES 4 TO  ambientes .docx
CIENCIAS NATURALES 4 TO ambientes .docx
 
periodico mural y sus partes y caracteristicas
periodico mural y sus partes y caracteristicasperiodico mural y sus partes y caracteristicas
periodico mural y sus partes y caracteristicas
 
LINEAMIENTOS INICIO DEL AÑO LECTIVO 2024-2025.pptx
LINEAMIENTOS INICIO DEL AÑO LECTIVO 2024-2025.pptxLINEAMIENTOS INICIO DEL AÑO LECTIVO 2024-2025.pptx
LINEAMIENTOS INICIO DEL AÑO LECTIVO 2024-2025.pptx
 

Algebra de boole_1

  • 1. Tema 5: Álgebra de Boole Funciones Lógicas Escuela Politécnica Superior Ingeniería Informática Universidad Autónoma de Madrid Escuela Politécnica Superior 1
  • 2. Álgebra de Boole. Funciones Lógicas O TEMA 5: ÁLGEBRA DE B Conocer el Álgebra de Boole, sus BOOLE. FUNCIONES LÓGICAS J teoremas y las funciones lógicas 5.1 Variables Lógicas E Variables y funciones lógicas. T Teoremas del álgebra booleana. I Comprender su aplicación a los Funciones lógicas básicas. V circuitos digitales 5.2 Funciones Lógicas O Forma canónica de una función lógica. Maxterms y S Minterms. Simplificación de funciones. Bibliografía Tema 5: Diagramas de Karnaugh. - Fundamentos de Sistemas Digitales. T. L. FLOYD. (Prentice Hall, 2000). Caps. 1, 3 y 4. Escuela Politécnica Superior 2
  • 3. Magnitudes Analógicas y Digitales - Los circuitos electrónicos se dividen en dos categorías: digitales y analógicos. - La electrónica digital utiliza magnitudes digitales que toman valores discretos. - La electrónica analógica emplea magnitudes analógicas que toman valores continuos. - En las aplicaciones electrónicas, los datos digitales se pueden procesar de forma más fiable que los datos analógicos. Cuando es necesario su almacenamiento, el ruido (fluctuaciones de tensión no deseadas) no afecta a las señales digitales tanto como a las señales analógicas. Gráfica de una función analógica (temperatura en Representación de los valores muestreados (cuantificación) de función del tiempo) la magnitud analógica temperatura. Cada valor representado por un punto puede digitalizarse, representándolo como un código digital que consta de una serie de 1s y 0s. Escuela Politécnica Superior 3
  • 4. Señales Digitales - La información binaria que manejan los sistemas digitales aparece en forma de señales digitales que representan secuencias de bits. - Cuando la señal está a nivel ALTO, se representa con 1 binario, mientras que si la señal está a nivel BAJO, lo indica un 0 binario. - Cada bit dentro de una secuencia ocupa un intervalo de tiempo definido denominado periodo del bit. - En los sistemas digitales, todas las señales se sincronizan con una señal de temporización básica de reloj. - El reloj es una señal periódica en la que cada intervalo entre impulsos (el periodo) equivale a la duración de 1 bit. Ejemplo de una señal de reloj sincronizada con la señal A Escuela Politécnica Superior 4
  • 5. Variables y Funciones Lógicas • Variable Lógica - Representa un suceso o magnitud que toma valores entre dos posibles. - Los dos valores son excluyentes entre ellos. - Los dos valores se expresan mediante proposiciones. - Las proposiciones se pueden clasificar como verdaderas o como falsas. • Funciones Lógicas - Cuando se combinan proposiciones se forman funciones lógicas o proposiciones lógicas. - Por ejemplo: “si la bombilla no está fundida y el interruptor está dado, la luz está encendida”. - Las dos primeras proposiciones son las condiciones de las que depende la proposición “la luz está encendida”. Ésta es cierta sólo si las dos primeras lo son. - Por tanto, una función lógica calcula el valor de una variable (dependiente) a partir de otra u otras variables (independientes). Escuela Politécnica Superior 5
  • 6. Variables y Funciones Lógicas • Álgebra de Boole - Hacia 1850, el matemático y lógico irlandés George Boole (1851- 1864), desarrolló un sistema matemático para formular proposiciones lógicas con símbolos, de manera que los problemas pueden ser escritos y resueltos de una forma similar al álgebra tradicional. - El Álgebra de Boole se aplica en el análisis y el diseño de los sistemas digitales. - Una variable booleana es cualquier símbolo que en un instante determinado sólo puede tomar uno de dos valores: 0 y 1. - Existen varios tipos de circuitos lógicos que se utilizan para implementar funciones lógicas u operaciones lógicas. Estos circuitos son los elementos básicos que constituyen los bloques sobre los que se construyen sistemas digitales más complejos, como por ejemplo una computadora. Escuela Politécnica Superior 6
  • 7. Operaciones Lógicas • Funciones Lógicas - Las operaciones lógicas pueden representarse a través de símbolos gráficos y de tablas de verdad. Símbolos de las operaciones lógicas básicas - Las líneas conectadas a la izquierda de cada símbolo son las entradas (input) y las líneas a la derecha son las salidas (output). Tablas de verdad de las operaciones lógicas básicas - El funcionamiento de las A X A B X A B X puertas, operaciones y 1 0 0 0 0 funciones lógicas se 0 0 0 describe con las tablas 0 1 0 1 0 0 1 1 de verdad. 1 0 0 1 0 1 1 1 1 1 1 1 - Son representaciones NOT AND con dos entradas y OR con dos entradas y tabulares que especifican una salida una salida la salida de la puerta o función lógica para todas Escuela Politécnica Superior las posibles combinaciones7 de entradas.
  • 8. Operaciones Lógicas • Puertas Lógicas - Puertas Lógicas: circuitos que aceptan valores lógicos a la entrada y producen valores lógicos a la salida. Un circuito que realiza una operación lógica determinada (NOT, AND, OR) se llama puerta lógica. - Lógica Combinatoria: cuando en un circuito lógico el estado de las salidas depende sólo del estado de las entradas, es decir combinaciones de diferentes valores lógicos a la entrada de un circuito lógico hacen que aparezcan distintos valores lógicos a la salida. En este curso se tratará la Lógica Combinatoria. - Lógica Secuencial: si el estado de la salida depende del estado de las entradas y también del estado anterior del circuito. Esta lógica no se tratará en este curso. Escuela Politécnica Superior 8
  • 9. Puertas Lógicas • Puerta Amplificador • Puerta NOT o Inversor • Puerta AND • Puerta OR • Puerta NAND • Puerta NOR • Puerta XOR • Puerta XNOR Escuela Politécnica Superior 9
  • 10. Puerta Amplificador • Realiza la operación denominada amplificación. • Mantiene un nivel lógico de una entrada (A) en la salida (X). • En términos de bits mantiene: - Un 1 por un 1. - Un 0 por un 0. • Se utiliza para retrasar la transmisión de una señal lógica y para distribuir la señal de salida a más componentes que la señal original. • Símbolo lógico estándar: A X Escuela Politécnica Superior 10
  • 11. Puerta Amplificador • Tabla de verdad: A X 1 1 0 0 • Ecuación Lógica: X = A Escuela Politécnica Superior 11
  • 12. Puerta NOT o Inversor • Realiza la operación denominada inversión o complementación. • Cambia el nivel lógico al nivel opuesto. • En términos de bits cambia: – Un 1 por un 0. – Un 0 por un 1. Escuela Politécnica Superior 12
  • 13. Puerta NOT: Símbolo y Funcionamiento • Símbolo lógico estándar: • Funcionamiento: – Cuando la entrada está a nivel BAJO, la salida está a nivel ALTO. – Cuando la entrada está a nivel ALTO, la salida está a nivel BAJO. Escuela Politécnica Superior 13
  • 14. Puerta NOT: Tabla de Verdad y Diagrama de Tiempos • Tabla de verdad: Entrada A Salida 0 1 1 0 • Diagrama de tiempos: – Una gráfica que representa de forma precisa las relaciones de dos o más formas de onda en función del tiempo. Escuela Politécnica Superior 14
  • 15. Puerta NOT: Ecuación Lógica • En el álgebra booleana, una variable se designa mediante una letra. • Las variables pueden tomar dos valores: 1 y 0. • El complemento de una variable se designa mediante una barra encima de la letra. • Si una variable dada es 1, su complemento es 0, y viceversa • Ecuación lógica: X= Escuela Politécnica Superior 15
  • 16. Puerta NOT: Ejemplo de Aplicación • Un circuito que genera el complemento a 1 de un número binario de 8 bits: – Los bits del número binario se aplican a las entradas del inversor. – El complemento a 1 del número se presenta en las salidas. Escuela Politécnica Superior 16
  • 17. Puerta AND • La puerta AND es una de las puertas básicas con la que se construyen todas las funciones lógicas. • Tiene dos o más entradas y una única salida. • Realiza la operación que se conoce como multiplicación lógica. • Símbolo lógico estándar: Escuela Politécnica Superior 17
  • 18. Puerta AND: Funcionamiento • En una puerta AND de dos entradas: – La salida AB es un nivel ALTO si A y B están a nivel ALTO. – La salida AB es un nivel BAJO si: • A es un nivel BAJO • B es un nivel BAJO o • si A y B están a nivel BAJO Escuela Politécnica Superior 18
  • 19. Puerta AND: Tabla de Verdad • Tabla de verdad: Entrada A Entrada B Salida X=AB 0 0 0 0 1 0 1 0 0 1 1 1 Escuela Politécnica Superior 19
  • 20. Puerta AND: Diagrama de Tiempos • Diagrama de tiempos: A B X Escuela Politécnica Superior 20
  • 21. Puerta AND: Ecuación Lógica • La ecuación lógica AND de dos variables se representa: – Colocando un punto entre las dos variables: A·B – Escribiendo las letras juntas sin el punto: AB • La multiplicación booleana sigue las mismas reglas básicas que la multiplicación binaria: 0·0 = 0 0·1 = 0 1·0 = 0 1·1 = 1 • Ecuación lógica o expresión booleana: X = AB X = A·B Escuela Politécnica Superior 21
  • 22. Puerta AND: Múltiples Entradas • Se utilizan nuevas letras para cada variable de entrada. Escuela Politécnica Superior 22
  • 23. Puerta AND: Ejemplo de Aplicación • Un sistema de alarma para el cinturón de seguridad: – Si el interruptor de puesta en marcha está activado y el cinturón está desabrochado, durante 30 segundos: • Se produce una alarma audible. Escuela Politécnica Superior 23
  • 24. Puerta OR • Es otra de las puertas básicas con las que se construyen todas las funciones lógicas. • Tiene dos o más entradas y una única salida. • Realiza la operación que se conoce como suma lógica. • Símbolo lógico estándar: Escuela Politécnica Superior 24
  • 25. Puerta OR: Funcionamiento • En una puerta OR de dos entradas: – La salida es un nivel ALTO si cualquiera de las entradas, A o B, o ambas, están a nivel ALTO. – La salida es un nivel BAJO si ambas entradas, A y B, están a nivel BAJO. Escuela Politécnica Superior 25
  • 26. Puerta OR: Tabla de Verdad • Tabla de verdad: Entrada A Entrada B Salida X=A+B 0 0 0 0 1 1 1 0 1 1 1 1 Escuela Politécnica Superior 26
  • 27. Puerta OR: Diagrama de Tiempos • Diagrama de tiempos: Escuela Politécnica Superior 27
  • 28. Puerta OR: Ecuación Lógica • La ecuación lógica OR de dos variables se representa: – Colocando un + entre las dos variables: A+B • La suma booleana es similar a la suma binaria, con la excepción de que no existe acarreo: 0+0=0 0+1=1 1+0=1 1+1=1 • Ecuación lógica o expresión booleana: X = A+B Escuela Politécnica Superior 28
  • 29. Puerta OR: Múltiples Entradas • Se utilizan nuevas letras para cada variable de entrada. X=A+B+C+D Escuela Politécnica Superior 29
  • 30. Puerta OR: Ejemplo de Aplicación • Sistema de alarma y detección de intrusión. • Genera una alarma cuando la puerta o las ventanas están abiertas. Escuela Politécnica Superior 30
  • 31. Puerta NAND • Es un elemento lógico popular debido a que se puede utilizar como puerta universal: – Se pueden combinar para implementar las operaciones de las puertas AND, OR y del Inversor. • El término NAND es una contracción de NOT- AND e implica: – Una función AND con la salida complementada (negada). • Símbolo lógico estándar: Escuela Politécnica Superior 31
  • 32. Puerta NAND: Funcionamiento • En una puerta NAND de dos entradas: – La salida es un nivel BAJO, si las entradas A y B están a nivel ALTO. – La salida es un nivel ALTO, si A o B están a nivel BAJO o si ambas, A y B, están a nivel BAJO. • Es la operación opuesta a la operación lógica AND. Escuela Politécnica Superior 32
  • 33. Puerta NAND: Tabla de Verdad • Tabla de verdad: Entrada A Entrada B Salida X 0 0 1 0 1 1 1 0 1 1 1 0 Escuela Politécnica Superior 33
  • 34. Puerta NAND: Diagrama de Tiempos • Diagrama de tiempos: Escuela Politécnica Superior 34
  • 35. Puerta NAND: Equivalencia con Negativa-OR • Se puede usar para realizar la operación OR que requiere una o más entradas a nivel BAJO, para generar una salida a nivel ALTO. • Este modo de operación se denomina Negativa-OR. • El término negativa significa que las entradas se definen para que su estado activo o verdadero sea un nivel BAJO. Escuela Politécnica Superior 35
  • 36. Puerta NAND: Ecuación Lógica • La ecuación lógica NAND de dos variables se representa: – Las dos variables de entrada, A y B, se multiplican (AND) primero y luego se complementan AB. • La operación booleana que se obtiene sería: 0·0 = 0 = 1 0·1 = 0 = 1 1·0 = 0 = 1 1·1 = 1 = 0 • Ecuación lógica: X = AB X = A .B Escuela Politécnica Superior 36
  • 37. Puerta NAND: Ejemplo de Aplicación • Un emisor de luz (LED) permanece encendido mientras el nivel de dos tanques sea superior a un 25% Escuela Politécnica Superior 37
  • 38. Puerta NOR • Al igual que la puerta NAND, es un elemento lógico útil porque también se puede emplear como puerta universal: – Se pueden usar combinadas para implementar las operaciones AND, OR y del Inversor. • El término NOR es una contracción de NOT-OR e implica: – Una función OR con la salida complementada (negada). • Símbolo lógico estándar: Escuela Politécnica Superior 38
  • 39. Puerta NOR: Funcionamiento • En una puerta NOR de dos entradas: – La salida es un nivel BAJO, si cualquiera de sus entradas A o B está a nivel ALTO, o si ambas entradas A y B están a nivel ALTO. – La salida es un nivel ALTO, si A y B están a nivel BAJO. • Es la operación opuesta a la operación lógica OR. Escuela Politécnica Superior 39
  • 40. Puerta NOR: Tabla de Verdad • Tabla de verdad: Entrada A Entrada B Salida X 0 0 1 0 1 0 1 0 0 1 1 0 Escuela Politécnica Superior 40
  • 41. Puerta NOR: Diagrama de Tiempos • Diagrama de tiempos: Escuela Politécnica Superior 41
  • 42. Puerta NOR: Equivalencia con Negativa-AND • Se puede usar para realizar la operación AND cuyas entradas están a nivel BAJO y generan una salida a nivel ALTO. • Este modo de operación se denomina Negativa- AND. Escuela Politécnica Superior 42
  • 43. Puerta NOR: Ecuación Lógica • La ecuación lógica NOR de dos variables se representa: – Las dos variables de entrada, A y B, primero se suman (OR) y luego se complementan: A+B. • La operación booleana que se obtiene sería: 0+0 = 0 = 1 0+1 = 1 = 0 1+0 = 1 = 0 1+1 = 1 = 0 • Ecuación lógica: X = A+B Escuela Politécnica Superior 43
  • 44. Puerta NOR: Ejemplo de Aplicación • Controlar que los trenes de aterrizaje de un avión se encuentran desplegados. • Cuando un tren de aterrizaje se extiende, el sensor correspondiente genera una tensión a nivel BAJO. • Una salida a nivel ALTO enciende el LED verde. • Una salida a BAJO nivel enciende el LED rojo. Escuela Politécnica Superior 44
  • 45. Puertas XOR y XNOR • Las puertas OR-exclusiva (XOR) y NOR- exclusiva (XNOR) se forman mediante la combinación de otras puertas ya vistas. • Debido a su importancia fundamental en muchas aplicaciones, estas puertas se tratan como elementos lógicos básicos con su propio símbolo único. Escuela Politécnica Superior 45
  • 46. Puerta XOR • La puerta XOR tiene sólo dos entradas. • Símbolo lógico estándar: Escuela Politécnica Superior 46
  • 47. Puerta XOR: Funcionamiento • La salida es un nivel ALTO si: – la entrada A está a nivel BAJO y la entrada B está a nivel ALTO o – si la entrada A está a nivel ALTO y la entrada B está a nivel BAJO. • La salida es un nivel BAJO si tanto A como B están ambas a nivel ALTO o BAJO. Escuela Politécnica Superior 47
  • 48. Puerta XOR: Tabla de Verdad • Tabla de verdad: Entrada A Entrada B Salida X 0 0 0 0 1 1 1 0 1 1 1 0 Escuela Politécnica Superior 48
  • 49. Puerta XOR: Diagrama de Tiempos • Diagrama de tiempos: Escuela Politécnica Superior 49
  • 50. Puerta XOR: Ejemplo de Aplicación • Se puede utilizar como sumador de dos bits. Escuela Politécnica Superior 50
  • 51. Puerta XOR: Equivalencia • Se puede sustituir por la combinación de puertas AND, OR y NOT. • Ecuación lógica equivalente: A B = AB + AB Escuela Politécnica Superior 51
  • 52. Puerta XNOR • La puerta XNOR, al igual que la XOR, sólo tiene dos entradas. • Símbolo lógico estándar: Escuela Politécnica Superior 52
  • 53. Puerta XNOR: Funcionamiento • La salida es un nivel BAJO si: – la entrada A está a nivel BAJO y la entrada B está a nivel ALTO o – si la entrada A está a nivel ALTO y la entrada B está a nivel BAJO. • La salida es un nivel ALTO, si tanto A como B están ambas a nivel ALTO o BAJO. • Es la operación opuesta a la operación lógica XOR. Escuela Politécnica Superior 53
  • 54. Puerta XNOR: Tabla de Verdad • Tabla de verdad: Entrada A Entrada B Salida X 0 0 1 0 1 0 1 0 0 1 1 1 Escuela Politécnica Superior 54
  • 55. Puerta XNOR: Diagrama de Tiempos • Diagrama de tiempos: Escuela Politécnica Superior 55
  • 56. Puertas Lógicas Integradas • Existen varias tecnologías de circuitos integrados digitales que se usan para implementar las puertas lógicas básicas. • Las más extendidas: – CMOS – TTL • Para aplicaciones más especializadas: – ECL • La función de las puertas lógicas básicas es la misma independientemente de la tecnología de circuitos integrados que se utilice. Escuela Politécnica Superior 56
  • 57. Puertas Lógicas Integradas: Características • CMOS (Complementary Metal-Oxide Semiconductor) se implementa con un tipo de transistor de efecto de campo. • TTL (Transistor-Transistor Logic) se implementa mediante transistores bipolares. • ECL (Emitter-Coupled Logic) también se implementa mediante la tecnología bipolar. Escuela Politécnica Superior 57
  • 58. Puertas Lógicas Integradas: CMOS y TTL • CMOS y TTL sólo difieren en el tipo de componentes de circuito y los valores de los parámetros, y no en las operaciones lógicas básicas. • Una puerta AND CMOS realiza la misma operación lógica que una puerta AND TTL. • La diferencia entre ambas se encuentra en las características de funcionamiento, tales como: – La velocidad de conmutación (retardo de propagación). – La disipación de potencia. – La inmunidad al ruido. Escuela Politécnica Superior 58
  • 59. CMOS • Es la tecnología utilizada en los circuitos de gran escala de integración y microprocesadores. • Es la más popular en la actualidad. • Su mayor ventaja reside en ofrecer mucha menor disipación de potencia. Escuela Politécnica Superior 59
  • 60. TTL • Es una tecnología de circuitos integrados muy popular. • Su mayor ventaja reside en las grandes velocidades de conmutación. • También ofrece una enorme variedad de dispositivos. Escuela Politécnica Superior 60
  • 61. Tipos de Puertas Lógicas Integradas • Todas las operaciones lógicas básicas: NOT, AND, OR, NAND, NOR y XOR están disponibles en las tecnologías de circuitos integrados. • Los tipos de configuraciones de puerta normalmente disponibles en los circuitos integrados se indican mediante los dos o tres dígitos finales de la designación de la serie. Por ejemplo 74LS04 es un circuito integrado inversor séxtuple Schottky, de baja potencia de la serie básica TTL. • Algunas configuraciones de puertas lógicas habituales y sus dígitos de identificación estándar son: - Cuádruple NAND de dos entradas: 00 - Doble NAND de cuatro entradas: 20 - Cuádruple NOR de dos entradas: 02 - Doble AND de cuatro entradas: 21 - Inversor séxtuple: 04 - Triple NOR de tres entradas: 27 - Cuádruple AND de dos entradas: 08 - NAND de ocho entradas: 30 - Triple NAND de tres entradas: 10 - Cuádruple OR de dos entradas: 32 - Triple AND de tres entradas: 11 - Cuádruple XOR de dos entradas: 86 - NAND única de trece entradas: 133 Escuela Politécnica Superior 61
  • 62. Tipos de Puertas Lógicas Integradas Diagramas de configuración de los pines para algunas de las configuraciones de puertas integradas más comunes Escuela Politécnica Superior 62
  • 63. Tipos de Puertas Lógicas Integradas Encapsulados típicos DIP y SOIC con sus dimensiones básicas y la numeración de los pines Escuela Politécnica Superior 63
  • 64. Álgebra de Boole • El Álgebra de Boole es una forma muy adecuada para expresar y analizar las operaciones de los circuitos lógicos. • Se puede considerar las matemáticas de los sistemas digitales. • Operaciones básicas: – Adición booleana. – Multiplicación booleana. Escuela Politécnica Superior 64
  • 65. Adición Booleana • La suma booleana es equivalente a la operación OR: – Un término suma es igual a 1 cuando uno o más de sus literales es un 1. – Un término suma es igual a 0 si y sólo si cada uno de sus literales es 0. Escuela Politécnica Superior 65
  • 66. Multiplicación Booleana • La multiplicación booleana es equivalente a la operación AND: – Un término producto es igual a 1 si y sólo si cada uno de sus literales es un 1. – Un término producto es igual a 0 si uno o más de sus literales es 0. Escuela Politécnica Superior 66
  • 67. Leyes Básicas del Álgebra de Boole • Leyes básicas del Álgebra de Boole: – Leyes conmutativas de la suma y multiplicación. – Leyes asociativas de la suma y multiplicación. – Ley distributiva. • Son las mismas que las del álgebra ordinaria. Escuela Politécnica Superior 67
  • 68. Leyes Conmutativas • El orden en que se aplica a las variables la operación OR es indiferente: Ley conmutativa de la suma para dos variables A+B = B+A • El orden en que se aplica a las variables la operación AND es indiferente: Ley conmutativa de la multiplicación para dos variables AB = BA Escuela Politécnica Superior 68
  • 69. Leyes Asociativas • Al aplicar la operación OR a más de dos variables, el resultado es el mismo independientemente de la forma en que se agrupen las variables: Ley asociativa de la suma para tres variables A + (B + C) = (A + B) + C • Al aplicar la operación AND a más de dos variables, el resultado es el mismo independientemente de la forma en que se agrupen las variables: Ley asociativa de la multiplicación para tres variables A(BC) = (AB)C Escuela Politécnica Superior 69
  • 70. Ley Distributiva • Aplicar la operación OR a dos o más variables y luego aplicar la operación AND al resultado de la operación y a otra variable aislada, es equivalente a aplicar la operación AND a la variable aislada con cada uno de los sumandos y luego aplicar la operación OR a los productos resultantes. • Esta ley también expresa el proceso de sacar factor común, en el que la variable común se saca como factor de los productos parciales. Ley distributiva para tres variables A(B + C) = AB + AC Escuela Politécnica Superior 70
  • 71. Reglas Básicas del Álgebra de Boole • Muy útiles para la manipulación y simplificación de expresiones booleanas. 1. A+0=A 5. A+A=A 9. A = A 2. A+1=1 6. A+A=1 10. A + AB = A 3. A·0=0 7. A·A=A 11. A + AB = A + B 4. A·1=A 8. A·A=0 12. (A + B)(A + C) = A + BC A, B, o C pueden representar una única variable o una combinación de variables. Escuela Politécnica Superior 71
  • 72. Reglas del Álgebra de Boole: Demostraciones (I) 1. A+0=A X=0 2. A + 1 = 1 X=1 3. A · 0 = 0 X=0 4. A · 1 = A 5. A + A = A Escuela Politécnica Superior 72
  • 73. Reglas del Álgebra de Boole: Demostraciones (II) 6. A + A = 1 7. A · A = A 8. A · A = 0 X=0 9. A = A Escuela Politécnica Superior 73
  • 74. Reglas del Álgebra de Boole: Demostraciones (III) 10. A + AB = A A + AB = A (1 + B) Sacar factor común A (ley distributiva) =A·1 Regla 2: (1 + B) = 1 =A Regla 4: A · 1 = A Escuela Politécnica Superior 74
  • 75. Reglas del Álgebra de Boole: Demostraciones (IV) 11. A + AB = A + B A + AB = (A + AB) + AB Regla 10: A = A + AB = A + (A + A) B Sacar factor común =A+1·B Regla 6: A + A = 1 =A+B Regla 4: A · 1 = A Escuela Politécnica Superior 75
  • 76. Reglas del Álgebra de Boole: Demostraciones (V) 12. (A + B)(A + C) = A + BC (A + B)(A + C) = AA + AC + AB + BC Ley distributiva = A + AC + AB + BC Regla 7: AA = A = A + BC Regla 10: A + AB = A (aplicada 2 veces) Escuela Politécnica Superior 76
  • 77. Teoremas de DeMorgan • DeMorgan propuso dos teoremas que constituyen una parte muy importante del Álgebra de Boole. • Estos teoremas nos demuestran la equivalencia entre: – Las puertas NAND y Negativa-OR – Las puertas NOR y Negativa-AND Escuela Politécnica Superior 77
  • 78. Primer Teorema de DeMorgan • El complemento de un producto de variables es igual a la suma de los complementos de las variables. • De forma equivalente: – El complemento de dos o más variables a las que se aplica la operación AND es equivalente a aplicar la operación OR a los complementos de cada variable. • Fórmula para expresar el teorema para dos variables: XY = X + Y • Puerta equivalente y tabla de verdad: Escuela Politécnica Superior 78
  • 79. Segundo Teorema de DeMorgan • El complemento de una suma de variables es igual al producto de los complementos de las variables. • De forma equivalente: – El complemento de dos o más variables a las que se aplica la operación OR es equivalente a aplicar la operación AND a los complementos de cada variable. • Fórmula para expresar el teorema para dos variables: X+Y=XY • Puerta equivalente y tabla de verdad: Escuela Politécnica Superior 79
  • 80. Teoremas de DeMorgan para Más de Dos Variables • Los Teoremas de DeMorgan se aplican también a expresiones en las que existen más de dos variables: XYZ = X + Y + Z X + Y + Z = XYZ Escuela Politécnica Superior 80
  • 81. Aplicación de las Leyes y Reglas del Álgebra de Boole y de los Teoremas de DeMorgan - Solución: A + BC + D (E + F) Paso 1. Identificar los términos a los que se puede aplicar los teoremas de DeMorgan y considerar cada término como una única variable. Definimos: Paso 2. Dado que Paso 3. Utilizar la regla 9 (A = A) para eliminar la barra doble sobre el término de la izquierda (esta parte no tiene que ver con los teoremas de DeMorgan): Paso 4. En el término de la derecha definimos Paso 5. Como Paso 6. Utilizando la regla 9 A = A para eliminar la barra doble del termino E + F Escuela Politécnica Superior 81
  • 82. Análisis Booleano de los Circuitos Lógicos • El Álgebra de Boole proporciona una manera concisa de expresar el funcionamiento de un circuito lógico formado por una combinación de puertas lógicas, de tal forma que la salida puede determinarse por la combinación de los valores de entrada. • Para obtener la expresión booleana de un determinado circuito lógico, la manera de proceder consiste en: – Comenzar con las entradas situadas más a la izquierda. – Ir avanzando hasta las líneas de salida, escribiendo la expresión para cada puerta. Escuela Politécnica Superior 82
  • 83. Expresión Booleana de un Circuito Lógico A (B + CD) • La expresión de la puerta AND situada más a la izquierda cuyas entradas son C y D es CD. • La salida de la puerta AND situada más a la izquierda es una de las entradas de la puerta OR y B es su otra entrada. Por tanto, la expresión para la puerta OR es B + CD. • La salida de la puerta OR es una de las entradas de la puerta AND situada más a la derecha, siendo A su otra entrada. Por lo tanto la expresión de esta puerta AND será A (B + CD) Escuela Politécnica Superior 83
  • 84. Elaboración de la Tabla de Verdad de un Circuito Lógico • Una vez determinada la expresión booleana de un circuito dado, puede desarrollarse una tabla de verdad que represente la salida del circuito lógico para todos los valores posibles de las variables de entrada. • Esto requiere que se evalúe la expresión booleana para todas las posibles combinaciones de valores de las variables de entrada. Escuela Politécnica Superior 84
  • 85. Evaluación de una Expresión (I) • En el caso de la expresión A(B + CD) hay cuatro variables de entrada (A, B, C y D) y, por tanto, hay 24 = 16 posibles combinaciones de valores. • Para evaluar esta expresión, en primer lugar, utilizando las reglas de la adición y multiplicación booleanas, se localizan los valores de las variables que hacen que la expresión sea igual a 1. • En este caso, la expresión es igual a 1 sólo si A = 1 y (B + CD) = 1, ya que: A(B + CD) = 1 · 1 = 1 Escuela Politécnica Superior 85
  • 86. Evaluación de una Expresión (II) • La expresión B + CD es 1 si: – B=1 B + CD = 1 + 0 = 1 – CD = 1 B + CD = 0 + 1 = 1 – Ambos son igual a 1 B + CD = 1 + 1 = 1 • El término CD es 1 sólo si: – C y D son 1. • Conclusión: – A(B + CD) = 1 cuando: • A = 1 y B = 1, independientemente del valor de C y D • A = 1 y C = 1 y D = 1, independientemente del valor de B – A(B + CD) = 0 para el resto de combinaciones posibles. Escuela Politécnica Superior 86
  • 87. Evaluación de una Expresión (III) • Representación de los resultados en una tabla de verdad. Tabla de Verdad del Circuito Lógico Escuela Politécnica Superior 87
  • 88. Simplificación Mediante el Álgebra de Boole • Muchas veces, a la hora de aplicar el álgebra booleana, hay que reducir una expresión a su forma más simple o cambiarla a una forma más conveniente para conseguir una implementación más eficiente. • Este método de simplificación utiliza las reglas, leyes y teoremas del Álgebra de Boole para manipular y simplificar una expresión. Escuela Politécnica Superior 88
  • 89. Simplificar una Expresión AB + A(B + C) + B(B + C) • Aplicar la ley distributiva al segundo y tercer término de la expresión del siguiente modo: AB + AB + AC + BB + BC • Aplicar la regla 7 (BB = B) al cuarto término: AB + AB + AC + B + BC • Aplicar la regla 5 (AB + AB = AB) a los dos primeros términos: AB + AC + B + BC • Aplicar la regla 10 (B + BC = B) a los dos últimos términos: AB + AC + B • Aplicar la regla 10 (AB + B = B) a los términos primero y tercero: B + AC Escuela Politécnica Superior 89
  • 90. Circuitos Lógicos Original y Simplificado • A partir de la simplificación se obtienen dos redes de puertas equivalentes: – Se pasa de cinco a dos puertas necesarias para implementar la expresión. – Para cualquier combinación de valores de entrada A, B y C se obtiene siempre la misma salida. Escuela Politécnica Superior 90
  • 91. Forma Estándar de las Expresiones Booleanas • Función lógica es una expresión booleana que relaciona variables lógicas directas o complementadas por medio de operaciones AND y OR. • Todas las expresiones booleanas, independientemente de su forma, pueden convertirse en cualquiera de las dos formas estándar: – Suma de productos o Suma de MinTerms. – Producto de sumas o Producto de MaxTerms. • Esto posibilita que la evaluación, simplificación e implementación de las expresiones booleanas sea mucho más sistemática y sencilla. Escuela Politécnica Superior 91
  • 92. Suma de Productos o Suma de Minterms (I) • Es la suma de dos o más productos mediante la adición booleana. AB + ABC A + ABC + AC • Una barra no puede extenderse sobre más de una variable: Válido: ABC No válido: ABC Escuela Politécnica Superior 92
  • 93. Suma de Productos o Suma de Minterms (II) • El dominio de una expresión booleana es el conjunto de variables (o sus complementos) contenido en una expresión: – El dominio de AB + ABC es el conjunto de variables A, B, C • La implementación de una suma de productos simplemente requiere aplicar la operación OR a las salidas de dos o más puertas AND: X = AB + BCD + AC Escuela Politécnica Superior 93
  • 94. Conversión de una Expresión General a Formato Suma de Productos • Cualquier expresión lógica puede ser transformada a una expresión suma de productos, aplicando el Álgebra de Boole. A(B + CD) = AB + ACD (A + B)(B + C + D) = AB + AC + AD + BB + BC + BD (A + B) + C = (A + B)C = (A + B)C = AC + BC Escuela Politécnica Superior 94
  • 95. Forma Estándar de una Suma de Productos • Es aquella en la que todas las variables del dominio aparecen en cada uno de los términos de la expresión: ABCD + ABCD + ABCD • Cualquier suma de productos en forma no estándar puede convertirse al formato estándar utilizando el Álgebra de Boole. Escuela Politécnica Superior 95
  • 96. Conversión de una Suma de Productos a su Forma Estándar (I) • Cada término producto de una suma de productos que no contenga todas las variables del dominio, puede ser transformado a su forma estándar de manera que incluya todas las variables del dominio o sus complementos. • Esta conversión se realiza mediante la regla 6 del álgebra booleana: A+A=1 Escuela Politécnica Superior 96
  • 97. Conversión de una Suma de Productos a su Forma Estándar (II) • Pasos a seguir: – Multiplicar cada término producto no estándar por un término formado por la suma de la variable que falta y su complemento. Con esto se obtienen dos términos producto. Como se sabe, se puede multiplicar por 1 cualquier expresión sin que se altere su valor. – Repetir el paso anterior hasta que todos los términos de la expresión contengan todas las variables (o sus complementos) del domino. Al convertir cada producto a su forma estándar, el número de términos producto se duplica por cada variable que falta. Escuela Politécnica Superior 97
  • 98. Conversión de una Suma de Productos a su Forma Estándar (III) • Ejemplo: Convertir la siguiente expresión booleana al formato suma de productos estándar: A B C + A B + A B C D Solución. El dominio de esta suma de productos es A, B, C, D. Considerando cada término por separado, se comprueba que al primer término, ABC, le falta la variable D o D, por lo que lo multiplicamos por D o D, obteniendo: En este caso, se obtienen dos productos estándar. En el segundo término, A B, faltan las variables C o C y D o D, de manera que multiplicamos primero por C + C: Los dos términos que obtenemos carecen de la variable D o D, por lo que multiplicamos por D + D: En este caso, el resultado son cuatro productos estándar. El tercer término ABCD, ya está en formato estándar. La suma de productos estándar que obtenemos es finalmente: Escuela Politécnica Superior 98
  • 99. Representación Binaria de un Término Producto Estándar • Un término producto estándar es igual a 1 sólo para una combinación de los valores de las variables. • Por ejemplo, el término ABCD es igual a 1 cuando A=1, B=0, C=1 y D=0. • Una suma de productos es igual a 1 si y sólo si uno o más de los términos producto que forman la expresión es igual a 1. Escuela Politécnica Superior 99
  • 100. Producto de Sumas o Producto de Maxterms • Es la multiplicación de dos o más términos suma. (A + B)(A + B + C) A(A + B + C)(B + C + D) • Una barra no puede extenderse sobre más de una variable: Válido: A+B+C No válido: A+B+C Escuela Politécnica Superior 100
  • 101. Implementación de un Producto de Sumas • La implementación de un producto de sumas requiere simplemente la aplicación de la operación AND a las salidas de dos o más puertas OR. X = (A + B) (B + C + D) (A + C) Escuela Politécnica Superior 101
  • 102. Forma Estándar del Producto de Sumas • Es aquella en la que todas las variables del dominio aparecen en cada uno de los términos de la expresión: (A+B+C+D)(A+B+C+D)(A+B+C+D) • Cualquier producto de sumas en forma no estándar puede convertirse al formato estándar utilizando el Álgebra de Boole. Escuela Politécnica Superior 102
  • 103. Conversión de un Producto de Sumas a su Forma Estándar (I) • Cada término suma de un producto de sumas que no contenga todas las variables del dominio, puede ser transformado a su forma estándar de manera que incluya todas las variables del dominio o sus complementos. • Esta conversión se realiza mediante la regla 8 del álgebra booleana: A·A = 0 Escuela Politécnica Superior 103
  • 104. Conversión de un Producto de Sumas a su Forma Estándar (II) • Pasos a seguir: – Añadir a cada término suma no estándar un término consistente en el producto de la variable que falta y su complemento; esto da lugar a la aparición de dos sumandos en la expresión. Como se sabe, siempre se puede sumar 0 sin que se altere el valor de la expresión. – Aplicar la regla 12: A + BC = (A + B)(A + C) – Repetir el primer paso hasta que todos los sumandos resultantes contengan todas las variables del dominio o sus complementos. Escuela Politécnica Superior 104
  • 105. Conversión de un Producto de Sumas a su Forma Estándar (III) Escuela Politécnica Superior 105
  • 106. Representación Binaria de un Término Suma Estándar • Un término suma estándar es igual a 0 sólo para una combinación de los valores de las variables. • Por ejemplo, el término A+B+C+D es igual a 0 cuando A=0, B=1, C=0 y D=1. • Un producto de sumas es igual a 0 si y sólo si uno o más términos suma de la expresión es igual a 0. Escuela Politécnica Superior 106
  • 107. Expresiones Booleanas y Tablas de Verdad • Todas las expresiones booleanas se pueden convertir fácilmente en tablas de verdad utilizando los valores binarios de cada término de la expresión. • La tabla de verdad es una forma muy común de expresar el funcionamiento lógico de un circuito. • Las tablas de verdad se pueden encontrar en las hojas de especificaciones y en otras documentaciones relativas al funcionamiento de los circuitos y sistemas digitales. • Las expresiones suma de productos y producto de sumas pueden calcularse mediante tablas de verdad. Escuela Politécnica Superior 107
  • 108. Conversión de una Suma de Productos a Tabla de Verdad (I) • Una suma de productos es igual a 1 si y sólo si al menos uno de los productos es igual a 1. • Para una expresión cuyo dominio es n variables, existen 2n combinaciones distintas de estas variables. • Pasos a seguir: – Enumerar todas las posibles combinaciones de los valores de las variables de la expresión. – Pasar la suma de productos a su formato estándar, si no lo está ya. – Escribir un 1 en la columna de salida para cada valor binario que hace que la suma de productos estándar sea 1, y un 0 para los restantes valores. Escuela Politécnica Superior 108
  • 109. Conversión de una Suma de Productos a Tabla de Verdad (II) • Desarrollar la tabla de verdad de la expresión suma de productos estándar: ABC + ABC + ABC Nº A B C X Minterms 0 0 0 0 0 1 0 0 1 1 (A . B . C) 2 0 1 0 0 3 0 1 1 0 4 1 0 0 1 (A . B . C ) 5 1 0 1 0 6 1 1 0 0 7 1 1 1 1 (A . B . C) Escuela Politécnica Superior 109
  • 110. Conversión de un Producto de Sumas a Tabla de Verdad (I) • Un producto de sumas es igual a 0 si y sólo si al menos uno de los términos suma es igual a 0. • Para una expresión cuyo dominio es n variables, existen 2n combinaciones distintas de estas variables. • Pasos a seguir: – Enumerar todas las posibles combinaciones de los valores de las variables de la expresión. – Pasar el producto de sumas a su formato estándar, si no lo está ya. – Escribir un 0 en la columna de salida para cada valor binario que hace que el producto de sumas estándar sea 0, y un 1 para los restantes valores. Escuela Politécnica Superior 110
  • 111. Conversión de un Producto de Sumas a Tabla de Verdad (II) (A+B+C)(A+B+C)(A+B+C)(A+B+C)(A+B+C) Nº A B C X Minterms Maxterms 0 0 0 0 0 (A + B + C) 1 0 0 1 1 (A . B. C ) 2 0 1 0 0 (A + B + C) 3 0 1 1 0 (A + B + C) 4 1 0 0 1 (A . B. C ) 5 1 0 1 0 (A + B + C) 6 1 1 0 0 (A + B + C) 7 1 1 1 1 (A . B. C ) Escuela Politécnica Superior 111
  • 112. Conversión de un Producto de Sumas a Tabla de Verdad (III) • Las tablas de verdad del ejemplo anterior son las mismas. • Esto significa que la suma de productos y el producto de sumas son equivalentes. • Minterms F(A, B, C) = (A . B. C) + (A . B. C) + (A . B. C) = m1 + m4 + m 7 = ∑(1, 4, 7) • Maxterms F(A, B, C) = (A + B+ C) . (A + B + C) . (A + B + C) . (A + B + C) . (A + B + C) = M0 . M2 . M3 . M5 . M6 = Π(0, 2, 3, 5, 6) Escuela Politécnica Superior 112
  • 113. Determinar la Expresión de la Suma de Productos Estándar Representada por una Tabla de Verdad • Se enumeran todos los valores de las variables de entrada para los que la salida es 1. • Cada valor binario se convierte en el correspondiente término producto: – Se reemplaza cada 1 por la variable. – Se reemplaza 0 por la variable complementada. • Por ejemplo, el valor binario 1010 se reemplaza por ABCD Escuela Politécnica Superior 113
  • 114. Determinar la Expresión del Producto de Sumas Estándar Representada por una Tabla de Verdad • Se enumeran todos los valores de las variables de entrada para los que la salida es 0. • Cada valor binario se convierte en el correspondiente término suma: – Se reemplaza cada 1 por la variable complementada. – Se reemplaza 0 por la variable. • Por ejemplo, el valor binario 1001 se reemplaza por A+B+C+D Escuela Politécnica Superior 114
  • 115. Determinar las Expresiones Estándar a Partir de una Tabla de Verdad A B C X 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 1 1 0 1 0 1 1 0 1 1 1 1 1 X = ABC + ABC + ABC + ABC X = (A+B+C)(A+B+C)(A+B+C)(A+B+C) Escuela Politécnica Superior 115
  • 116. Conversión de una Suma de Productos Estándar a Producto de Sumas Estándar (I) • Los valores binarios de los términos producto en una suma de productos estándar dada no aparecen en su producto de sumas estándar equivalente. • Asimismo, los valores binarios que no están representados en una suma de productos sí aparecen en el producto de sumas equivalentes. Escuela Politécnica Superior 116
  • 117. Conversión de una Suma de Productos Estándar a Producto de Sumas Estándar (II) • Pasos para convertir una suma de productos estándar a un producto de sumas estándar: – Evaluar cada término de la expresión suma de productos, es decir, determinar los valores binarios que representan estos términos. – Determinar todos los números binarios no incluidos al realizar el cálculo del paso anterior. – Escribir los términos suma equivalentes para cada valor binario del paso anterior y expresarlos en forma de producto de sumas. Escuela Politécnica Superior 117
  • 118. Conversión de una Suma de Productos Estándar a Producto de Sumas Estándar (III) • Convertir la expresión ABC+ABC+ABC+ABC+ABC a su expresión equivalente como producto de sumas: – El resultado de la evaluación es 000+010+011+101+111 – Puesto que son tres las variables que conforman el dominio de la expresión, existe un total de 23 = 8 posibles combinaciones. – La expresión suma de productos o suma de minterms contiene cinco de estas combinaciones, luego la expresión producto de sumas o producto de maxterms debe contener las otras tres: 001, 100 y 110. – Como estos son los valores binarios que hacen que cada operación suma sea igual a cero, el producto de sumas equivalente es: (A+B+C)(A+B+C)(A+B+C) Escuela Politécnica Superior 118
  • 119. Mapas de Karnaugh (I) • Un mapa de Karnaugh proporciona un método sistemático de simplificación de expresiones booleanas. • Aplicado adecuadamente genera las expresiones suma de productos y producto de sumas más simples posibles. • Un mapa de Karnaugh es similar a una tabla de verdad, ya que muestra todos los posibles valores de las variables de entrada y la salida resultante para cada valor. Escuela Politécnica Superior 119
  • 120. Mapas de Karnaugh (II) • El mapa de Karnaugh es una secuencia de celdas en la que cada celda representa un valor binario de las variables de entrada. • Las celdas se disponen de tal manera que la simplificación de una determinada expresión consiste en agrupar adecuadamente las celdas. • Los mapas de Karnaugh pueden utilizarse para expresiones de dos, tres, cuatro y cinco variables. • El método de Quine-McClusky puede usarse para un número de variables mayor. • Al igual que ocurría con el número de filas de una tabla de verdad, el número de celdas de un mapa de Karnaugh es igual al número total de combinaciones de las variables de entrada. • Para tres variables, el número de celdas necesarias es 23=8. Para cuatro variables, el número de celdas es 24=16 celdas. Escuela Politécnica Superior 120
  • 121. Mapas de Karnaugh de Tres Variables (I) • Es un conjunto de 8 celdas. • Se utilizan A, B y C para denominar las variables, aunque se podrían usar otras letras. • Los valores binarios de A y B se encuentran en la parte izquierda y los valores de C en la parte superior. • El valor de una determinada celda es: – el valor binario de A y B, en la parte izquierda de la misma fila – combinado con el valor de C en la parte superior de la misma columna. Escuela Politécnica Superior 121
  • 122. Mapas de Karnaugh de Tres Variables (II) • Representación de un mapa de Karnaugh de tres variables vacío (matriz de 8 celdas) y con los términos producto estándar representados para cada celda: 0 1 2 3 6 7 4 5 Escuela Politécnica Superior 122
  • 123. Mapas de Karnaugh de Cuatro Variables (I) • Es un conjunto de 16 celdas. • Se utilizan A, B, C y D para denominar las variables, aunque se podrían usar otras letras. • Los valores binarios de A y B se encuentran en la parte izquierda y los valores de C y D en la parte superior. • El valor de una determinada celda es: – el valor binario de A y B, en la parte izquierda de la misma fila – combinado con el valor de C y D en la parte superior de la misma columna. Escuela Politécnica Superior 123
  • 124. Mapas de Karnaugh de Cuatro Variables (II) • Representación de un mapa de Karnaugh de cuatro variables vacío (matriz de 16 celdas) y con los términos producto estándar representados para cada celda: CD AB 00 01 11 10 0 1 3 2 00 ABCD ABCDABCD ABCD 4 5 7 6 A B C D A B C DA B C D A B C D 01 12 13 15 14 11 A B C D A B C DA B C D A B C D 8 9 11 10 10 ABCD ABCD ABCD ABCD Escuela Politécnica Superior 124
  • 125. Adyacencia de Celdas (I) • Las celdas de un mapa de Karnaugh se disponen de manera que sólo cambia una única variable entre celdas adyacentes. • Las celdas que difieren en una única variable son adyacentes. • En el mapa de 3 variables, la celda 010 es adyacente a la celda 000, a la 011 y a la 110. • Las celdas cuyos valores difieren en más de una variable no son adyacentes. • En el mapa de 3 variables, la celda 010 NO es adyacente a la celda 001, a la 111, a la 100 ni a la 101. Escuela Politécnica Superior 125
  • 126. Adyacencia de Celdas (II) • Físicamente, cada celda es adyacente a las celdas que están situadas inmediatas a ella por cualesquiera de sus cuatro lados. • Una celda NO es adyacente a aquellas que tocan diagonalmente alguna de sus esquinas. • Además, las celdas de la fila superior son adyacentes a las de la fila inferior y las celdas de la columna izquierda son adyacentes a las celdas situadas en la columna derecha. Escuela Politécnica Superior 126
  • 127. Adyacencia de Celdas (III) • Adyacencia de celdas en un mapa de Karnaugh de cuatro variables. • Las flechas apuntan a las celdas adyacentes. Escuela Politécnica Superior 127
  • 128. Minimización de una Suma de Productos Mediante el Mapa de Karnaugh • El mapa de Karnaugh se utiliza para reducir expresiones booleanas a su mínima expresión, así los diseños lógicos de los circuitos que se construyan sean más económicos. • Una expresión suma de productos minimizada está formada por el mínimo número de términos producto posibles con el mínimo número de variables por término. • Generalmente, una expresión suma de productos minimizada se puede implementar mediante un número de puertas menor que su expresión estándar, lo cual constituye la finalidad del proceso de simplificación. Escuela Politécnica Superior 128
  • 129. Mapa de Karnaugh de una Suma de Productos Estándar (I) • Por cada término de la expresión suma de productos se coloca un 1 en el mapa de Karnaugh en la celda correspondiente al valor del producto. • Las celdas que no tienen 1 son aquellas para las que la expresión es 0. Escuela Politécnica Superior 129
  • 130. Mapa de Karnaugh de una Suma de Productos Estándar (II) • Pasos para completar el mapa de Karnaugh: Paso 1. Determinar el valor binario de cada término producto de la suma de productos estándar. Paso 2. A medida que evaluamos cada término, colocamos un 1 en el mapa de Karnaugh, en la celda que tiene el mismo valor que dicho término. Ejemplo de transformación a mapa de Karnaugh de una suma de productos estándar C ABC + ABC + ABC + ABC 0 1 AB 000 001 110 100 00 1 1 01 11 1 10 1 Escuela Politécnica Superior 130
  • 131. Mapa de Karnaugh de una Suma de Productos No Estándar (I) • Antes de poder utilizar un mapa de Karnaugh, las expresiones booleanas deben estar en su forma estándar. • Si una expresión no lo está, se pasará al formato estándar. • A un término en forma no estándar le faltan una o más variables en su expresión. • Este término se puede desarrollar numéricamente para obtener una expresión estándar: – Se añaden todas las combinaciones de valores numéricos de las variables que faltan en la expresión. Escuela Politécnica Superior 131
  • 132. Mapa de Karnaugh de una Suma de Productos No Estándar (II) • Ejemplo: Transformar la siguiente expresión suma de productos en un mapa de Karnaugh: A + AB + ABC Solución. Esta suma de productos no está en formato estándar, ya que cada término no contiene las tres variables. El primer término no posee dos de las tres variables; el segundo carece de una, mientras que el tercero sí que es estándar. 1. Desarrollamos los términos numéricamente de la forma: 2. Cada uno de los valores binarios resultantes se traslada al mapa, colocando un 1 en la celda apropiada del mapa de Karnaugh de 3 variables. Escuela Politécnica Superior 132
  • 133. Simplificación de una Suma de Productos Mediante el Mapa de Karnaugh • El proceso que genera una expresión que contiene el menor número posible de términos con el mínimo número de variables se denomina minimización. • Después de haber obtenido el mapa de Karnaugh de una suma de productos, se deben seguir tres pasos para obtener la expresión suma de productos mínima: – Agrupar los 1s. – Determinar el término producto correspondiente a cada grupo. – Sumar los términos productos obtenidos. Escuela Politécnica Superior 133
  • 134. Agrupación de 1s (I) • La finalidad es maximizar el tamaño de los grupos y minimizar el número de estos grupos. Reglas: 1. Un grupo tiene que contener 1, 2, 4, 8 ó 16 celdas. 2. Cada celda de un grupo tiene que ser adyacente a una o más celdas del mismo grupo, pero no todas las celdas del grupo tienen que ser adyacentes entre sí. 3. Incluir siempre en cada grupo el mayor número posible de 1s de acuerdo con la regla 1. 4. Cada 1 del mapa tiene que estar incluido en al menos un grupo. Los 1s que ya pertenezcan a un grupo pueden estar incluidos en otro, siempre que los grupos que se solapen contengan 1s no comunes. Escuela Politécnica Superior 134
  • 135. Agrupación de 1s (II) C C CD CD AB AB 00 01 11 10 AB AB 0 1 0 1 00 01 11 10 00 1 00 1 1 00 1 1 00 1 1 01 1 01 1 01 1 1 1 1 01 1 1 1 11 1 1 11 1 11 11 1 1 1 10 10 1 1 10 1 1 10 1 1 1 C C CD AB 0 1 AB 0 1 AB 00 01 11 10 AB CD00 01 11 10 00 1 00 1 1 00 1 1 00 1 1 01 1 01 1 01 1 1 1 1 01 1 1 1 11 1 1 11 1 11 11 1 1 1 10 10 1 1 10 1 1 10 1 1 1 Escuela Politécnica Superior 135
  • 136. Determinar el Término Producto Correspondiente a Cada Grupo (I) 1. Cada grupo de celdas que contiene 1s da lugar a un término producto compuesto por todas las variables que aparecen en el grupo en sólo una forma (no complementada o complementada). Las variables que aparecen complementadas y sin complementar dentro del mismo grupo se eliminan. A éstas se las denomina variables contradictorias. 2. Determinar la operación producto mínima para cada grupo. Escuela Politécnica Superior 136
  • 137. Determinar el Término Producto Correspondiente a Cada Grupo (II) a) Determinar la operación producto mínima para un mapa de 3 variables. I. Un grupo formado por una única celda da lugar a un término producto de tres variables. II. Un grupo formado por 2 celdas da lugar a un término producto de dos variables. III. Un grupo formado por 4 celdas da lugar a un término de una variable. IV. Un grupo formado por 8 celdas indica que la expresión vale 1. Escuela Politécnica Superior 137
  • 138. Determinar el Término Producto Correspondiente a Cada Grupo (III) b) Determinar la operación producto mínima para un mapa de 4 variables. I. Un grupo formado por una única celda da lugar a un término producto de cuatro variables. II. Un grupo formado por 2 celdas da lugar a un término producto de tres variables. III. Un grupo formado por 4 celdas da lugar a un término producto de dos variables. IV. Un grupo formado por 8 celdas da lugar a un término de una variable. V. Un grupo formado por 16 celdas indica que la expresión vale 1. Escuela Politécnica Superior 138
  • 139. Sumar los Términos Productos Obtenidos (I) • Cuando se han obtenido todos los términos mínimos, se suman para obtener la expresión suma de productos mínima. B + AC + ACD Escuela Politécnica Superior 139
  • 140. Sumar los Términos Productos Obtenidos (II) • Ejemplo: Determinar los productos para cada uno de los mapas de Karnaugh y escribir las correspondientes expresiones suma de productos mínima resultante. Solución. La expresión suma de productos mínima para cada uno de los mapas de Karnaugh es: (a) AB + BC + A B C (b) B + AC + AC (c) AB + A C + ABD (d) D + ABC + BC Escuela Politécnica Superior 140
  • 141. Sumar los Términos Productos Obtenidos (III) • Ejemplo: Mediante un mapa de Karnaugh minimizar la expresión suma de productos siguiente: BCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD+ABCD Se indica el término producto para cada grupo y la expresión suma de productos mínima resultante es: D + BC Nota: esta expresión mínima es equivalente a la expresión estándar original. Escuela Politécnica Superior 141
  • 142. Obtención Directa del Mapa de Karnaugh a Partir de la Tabla de Verdad • Los 1s de la columna de salida de la tabla de verdad se trasladan directamente al mapa de Karnaugh, a las celdas correspondientes a los valores asociados de las combinaciones de variables de entrada. Escuela Politécnica Superior 142
  • 143. Condiciones Indiferentes (I) • Algunas veces se producen situaciones en las que algunas combinaciones de las variables de entrada no están permitidas. • Por ejemplo, en el código BCD existían seis combinaciones no válidas: 1010, 1011, 1100, 1101, 1110 y 1111. • Estos pueden considerarse términos indiferentes con respecto a su efecto en la salida. • Esto significa que a estos términos se les puede asignar tanto un 1 como un 0 en la salida; realmente no son importantes dado que nunca van a generarse. Escuela Politécnica Superior 143
  • 144. Condiciones Indiferentes (II) • Para cada término indiferente, se escribe una X en la celda. • Cuando se agrupan los 1s, las X se pueden considerar también como 1s para agrandar los grupos, o como 0s si no obtenemos ninguna ventaja. • Cuanto mayor sea el grupo más sencillo será el término resultante. Escuela Politécnica Superior 144
  • 145. Minimización de un Producto de Sumas Mediante el Mapa de Karnaugh • Este método es similar al de la minimización de una expresión suma de productos mediante los mapas de Karnaugh. • En esta ocasión, los 0s representan las operaciones de suma estándar y se colocan en el mapa de Karnaugh en lugar de los 1s. Escuela Politécnica Superior 145
  • 146. Mapa de Karnaugh de un Producto de Sumas Estándar • Por cada término suma de la expresión producto de sumas se coloca un 0 en el mapa de Karnaugh en la celda correspondiente al valor de la suma. • Las celdas que no tienen 0 son aquellas para las que la expresión es 1. Escuela Politécnica Superior 146
  • 147. Simplificación Mediante el Mapa de Karnaugh de Expresiones Producto de Sumas (I) • El proceso de minimización de un producto de sumas es básicamente el mismo que para una expresión suma de productos, excepto que ahora hay que agrupar los 0s para generar el mínimo número de términos suma. • Las reglas para agrupar los 0s son las mismas que para agrupar los 1s. Escuela Politécnica Superior 147
  • 148. Simplificación Mediante el Mapa de Karnaugh de Expresiones Producto de Sumas (II) (C + D)(A + B + D)(A + B + C) Escuela Politécnica Superior 148
  • 149. Conversión entre Suma de Productos y Producto de Sumas Mediante el Mapa de Karnaugh (I) • Cuando un producto de sumas se traslada a un mapa de Karnaugh, puede fácilmente pasarse a la suma de productos equivalente. • También, dado un mapa de Karnaugh de una suma de productos, el producto de sumas equivalente puede obtenerse directamente a partir del mapa. • Esto proporciona una excelente manera de comparar ambas formas mínimas de una expresión, para determinar si una de ellas puede implementarse con menos puertas que la otra. Escuela Politécnica Superior 149
  • 150. Conversión entre Suma de Productos y Producto de Sumas Mediante el Mapa de Karnaugh (II) • Para un producto de sumas, todas las celdas que no contienen 0s contienen 1s, de lo que se deriva su expresión suma de productos. • De igual manera, para una suma de productos, todas las celdas que no contienen 1s contendrán 0s, de los que se obtiene la expresión producto de sumas. Escuela Politécnica Superior 150
  • 151. Conversión entre Suma de Productos y Producto de Sumas Mediante el Mapa de Karnaugh (III) • Ejemplo: Utilizando un mapa de Karnaugh, convertir el siguiente producto de sumas estándar en: un producto de sumas mínimo, una suma de productos estándar y una suma de productos mínima. (A + B + C + D) (A + B + C + D) (A + B + C + D) (A + B + C + D) (A + B + C + D) (A + B + C + D) Solución. En (a) los 0s de la expresión producto de sumas estándar se transforman y agrupan para obtener el producto de sumas mínimo. En (b) se añaden 1s en las celdas que no contienen 0s. De cada celda que contenga un 1, se obtiene un término producto estándar. Estos términos producto forman la expresión suma de productos estándar. En (c) se agrupan los 1s y se obtiene una expresión suma de productos mínima. Escuela Politécnica Superior 151
  • 152. Mapa de Karnaugh de Cinco Variables (I) • Las funciones booleanas de cinco variables pueden simplificarse mediante un mapa de Karnaugh de 32 celdas. • Para construir un mapa de 5 variables se utilizan dos mapas de 4 variables (con 16 celdas cada uno). Escuela Politécnica Superior 152
  • 153. Mapa de Karnaugh de Cinco Variables (II) • Cada mapa contiene 16 celdas con todas las posibles combinaciones de las variables B, C, D y E: – Un mapa es para A = 0 – Otro es para A = 1 Escuela Politécnica Superior 153
  • 154. Adyacencia de Celdas (I) • La mejor manera de visualizar la adyacencia de celdas entre los dos mapas de 16 celdas consiste en imaginar que el mapa A=0 está colocado encima del mapa A=1. • Cada celda del mapa A=0 es adyacente con la celda que está justo debajo en el mapa A=1. Escuela Politécnica Superior 154
  • 155. Adyacencia de Celdas (II) Agrupación de 1s en celdas adyacentes de un mapa de 5 variables Determinación de los términos producto correspondientes a cada grupo • El término del grupo punteado es: DE • El término del grupo rayado es BCE • El término del grupo gris oscuro es: ABD • El término de la celda gris claro junto con la celda gris oscuro es: BCDE X = DE + BCE + ABD + BCDE Suma de productos simplificada Escuela Politécnica Superior 155
  • 156. Adyacencia de Celdas (III) • Ejemplo: Utilizar un mapa de Karnaugh para minimizar la siguiente expresión estándar de la suma de productos de 5 variables: X=ABCDE + ABCDE + ABCDE+ ABCDE + ABCDE+ ABCDE + ABCDE + ABCDE + ABCDE+ ABCDE + ABCDE + ABCDE - Se traslada la suma de productos al mapa de Karnaugh y se realizan las agrupaciones indicando los términos correspondientes. - Combinando estos términos se obtiene la siguiente expresión suma de productos minimizada: X= ADE + BCD + BCE + ACDE Escuela Politécnica Superior 156